MC100LVEL39 3.3 V ECL÷·2/4 ÷·4/6时钟发生芯片
数据:
数据表:3.3 V ECL 2 / 4,4 / 6时钟发生芯片
MC100LVEL39是一款低偏斜2 / 4,4 / 6时钟生成芯片,专为低偏移时钟生成应用而设计。内部分频器彼此同步,因此,公共输出边缘都精确对准。该器件可由差分或单端输入信号驱动。此外,通过使用VBB输出,正弦源可以交流耦合到器件中。
通用使能(ENbar)是同步的,因此内部分频器仅在内部时钟为0时启用/禁用已经处于LOW状态。这可以避免在使能异步控制时启用/禁用器件时在内部时钟上产生欠幅脉冲的可能性。内部欠幅脉冲可能导致内部分压器级之间失去同步。内部使能触发器在输入时钟的下降沿进行时钟控制,因此,所有相关的规范限制都以时钟输入的下降沿为参考。
启动时,内部触发器将达到随机状态;因此,对于使用多个LVEL39的系统,必须断言主复位(MR)输入以确保同步。对于仅使用一个LVEL39的系统,不需要执行MR引脚,因为内部分频器设计可确保单个器件的2/4和4/6输出之间的同步。
V BB 引脚是内部产生的电源,仅适用于此器件。对于单端输入条件,未使用的差分输入连接到V BB 作为开关参考电压。 V BB 也可以重新连接AC耦合输入。使用时,通过0.01 F电容去耦V BB 和V CC ,并限制电流源或吸收至0.5 mA。不使用时,V BB 应保持打开状态。
特性 |
|
|
|
|
|
- PECL模式工作范围:V CC = 3.0 V至3.8 V
V EE = 0 V |
- NECL模式工作范围:V CC = 0 V
V EE = -3.0 V至-3.8 V |
|
- 符合或超过JEDEC规范EIA / JESD78 IC闩锁测试
|
- 易燃性等级:UL-94代码V-0 @ 1/8“,
氧气指数28 t o 34 |
|
|
电路图、引脚图和封装图