高性能硅栅CMOS
MC74HC373A的引脚排列与LS373完全相同。器件输入与标准CMOS输出兼容;通过上拉电阻,它们与LSTTL输出兼容。
当Latch Enable为高电平时,这些锁存器对数据显示透明(即输出异步变化)。当Latch Enable变为低电平时,满足建立和保持时间的数据将被锁存。
输出使能输入不影响锁存器的状态,但当输出使能为高电平时,所有器件输出都被强制为高阻态。因此,即使未启用输出,也可以锁存数据。
HC373A的功能与HC573A完全相同,HC573A的数据输入位于封装的另一侧,与输出端相连,便于PC板布局。
HC373A是HC533A的非反相版本。
电路图、引脚图和封装图