MC10EL34 5.0 V ECL÷·2 ÷·4 ÷·8时钟产生芯片
数据:
数据表:5 V ECL除以2,除以4,除以8时钟产生芯片
MC10 / 100EL34的低偏斜除以2,除以4,除以8时钟生成芯片,专为低偏移时钟生成应用而设计。内部分频器彼此同步,因此,公共输出边缘都精确对准。该器件可由差分或单端ECL驱动,或者,如果使用正电源,则由PECL输入信号驱动。此外,通过使用V BB 输出,正弦源可以交流耦合到器件中(参见ECLinPS数据手册DL140 / D的接口部分)。如果要使用单端输入,则V BB 输出应连接到CLK输入,并通过0.01 F电容旁路至地。 V BB 输出设计用作单端输入条件下EL34输入的开关参考,因此,该引脚只能提供/吸收高达0.5mA的电流。
公共使能(EN)是同步的,因此只有在内部时钟处于低电平状态时才会启用/禁用内部分频器。这可以避免在使能异步控制时启用/禁用器件时在内部时钟上产生欠幅脉冲的可能性。内部欠幅脉冲可能导致内部分压器级之间失去同步。内部使能触发器在输入时钟的下降沿进行时钟控制,因此,所有相关的规范限制都以时钟输入的下降沿为参考。
启动时,内部触发器将达到随机状态;主复位(MR)输入允许内部分频器以及系统中的多个EL34同步。
100系列包含温度补偿。
特性 |
|
|
|
- PECL模式工作范围:V CC = 4.2 V至5.7 V,V EE = 0 V
|
- NECL模式工作范围:V CC = 0 V,V EE = -4.2 V至-5.7 V
|
- CLK(s),ENbar和MR上的内部输入下拉电阻器
|
|
电路图、引脚图和封装图