MC10E1652 具有锁存器的比较器,双通道,ECL输出
数据:
MC10E1652datasheet.pdf
产品信息
MC10E1652比较器采用安森美半导体先进的MOSAIC III工艺制造,输出兼容10H逻辑器件。此外,该器件还提供16引脚DIP和20引脚表面贴装封装。但是,MC10E1652提供用户可编程的迟滞。 锁存使能(LENabar和LENbbar)输入引脚采用标准ECL 10H逻辑电平工作。当锁存使能处于逻辑高电平时,MC10E1652充当比较器;因此,如果V1> V2(V1比V2更正),Q将处于逻辑高电平。 Qbar是Q的补充。当锁存使能输入变为低逻辑电平时,输出被锁存在其当前状态,从而提供锁存使能设置和保持时间约束。通过向HYS引脚施加偏置电压来控制输入滞后电平。 100系列包含温度补偿。 典型3.0 dB带宽> 1.0 GHz 典型V至Q传播延迟775 ps 典型输出上升/下降350 ps 共模范围-2.0 V至+3.0 V 启用单个锁存器 差分输出 工作模式: V = 5.0 V,V = -5.2 V 可编程输入迟滞 无内部输入下拉电阻 ESD保护:> 2 KV HBM,> 100 V MM 符合或超过JEDEC规范EIA / JESD78 IC闩锁测试 湿度敏感度等级1
有关其他信息,请参阅应用说明AND8003 / D 可燃性等级:UL-94代码V-0 @ 1/8“,氧指数28至34 晶体管数= 85设备 电路图、引脚图和封装图