MC100LVEP111 2.5 V / 3.3 V 2:1:10差分ECL / PECL / HSTL时钟/数据扇出缓冲器
数据:
数据表:2.5V / 3.3V 2:1:10差分ECL / PECL / HSTL时钟驱动器
MC100LVEP111是一款低偏斜2:1:10差分驱动器,专为时钟分配而设计,可将两个时钟源接入输入多路复用器。 PECL输入信号可以是差分或单端(如果使用V BB 输出)。当LVEP111在PECL条件下工作时,可以使用HSTL输入。
LVEP111专门保证低输出到输出的偏斜。最佳设计,布局和处理可以最大限度地减少器件和器件之间的偏差。
为了确保最严重的偏斜,即使只使用一侧,差分输出的两侧也会相同地终止为50欧姆。当使用少于十对时,相同地终止同一封装侧的所有输出对,无论是使用还是未使用。如果单侧没有输出,则将这些输出保持打开状态(未端接)。这将保持最小的输出偏斜。如果不这样做,将导致使用的输出中的歪斜余量(传播延迟)损失10-20 ps。
特性 |
|
|
|
- 加性RMS相位抖动:60fs @ 156.25MHz,典型
|
|
|
|
|
- PECL和HSTL模式工作范围:V CC = 2.375 V至3.8 V,V EE = 0 V
|
- NECL模式工作范围:V CC = 0 V,V EE = -2.375 V至-3.8 V
|
|
|
电路图、引脚图和封装图