0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

MC100EP809 时钟驱动器 2:1:9差分HSTL / PECL至HSTL 3.3 V

数据:

MC100EP809是一款低偏斜2:1:9差分总线时钟驱动器,设计时考虑了时钟分配,接受两个时钟源到输入多路复用器。该器件设计用于低压应用,需要大量输出才能将精确对准的低偏斜信号驱动到目的地。两个时钟输入是一个差分HSTL和一个差分LVPECL。两个输入对都可以接受LVDS电平。它们由CLK_SEL引脚选择,即LVTTL。为避免在器件使能/禁止时产生欠幅脉冲时钟,输出使能(OE)(LVTTL)是同步的,因此只有当输出处于低电平状态时才会启用/禁用输出。

MC100EP809可确保低输出至输出偏斜。优化的设计,布局和处理可最大限度地减少设备内部和批次之间的偏差。 MC100EP809输出结构采用开放式发射器架构,端接50接地而非标准HSTL配置。为了确保实现严格的偏斜规格,即使只使用一个输出,差分输出的两侧也需要相同地端接到50。如果未使用输出对,则两个输出可以保持开路(未端接)而不影响偏斜。

设计人员可以利用EP809的性能在电路板的背板上分配低偏斜时钟。 HSTL时钟输入可以通过偏置输入对中的非驱动引脚来单端驱动。
特性
  • 100 ps典型的设备到设备偏差
  • 15 ps典型的设备偏斜
  • HSTL兼容输出驱动50Ω接地,无偏移电压
  • 最大值频率> 750 MHz
  • 850 ps典型传播延迟
  • 与Micrel SY89809L完全兼容
  • PECL和HSTL模式工作范围:V CCI = 3 V至3.6 V,GND = 0 V,V CCO = 1.6 V至2.0 V
  • 打开输入默认状态
  • 无铅封装可用
应用
  • 时钟分配

电路图、引脚图和封装图




技术文档

数据手册(1) 相关资料(15)
元器件购买 MC100EP809 相关库存