MC100EP196B 具有FTUNE的3.3 V ECL可编程延迟芯片
数据:
Datasheet:采用FTUNE的3.3 V ECL可编程延迟芯片
MC100EP196B是一款可编程延迟芯片(PDC),主要用于时钟偏移校正和时序调整。它提供差分NECL / PECL输入转换的可变延迟。它具有与EP195类似的架构,并具有使用FTUNE引脚进一步调节延迟的附加功能。 FTUNE输入采用VCC至VEE的模拟电压,将输出延迟从0 ps微调至60 ps。延迟部分包括一个可编程的门和多路复用器矩阵,如逻辑图所示,图2. EP196B的延迟增量具有大约10 ps的数字可选分辨率和高达10.4 ns的净范围。所需的延迟由10个数据选择输入D(9:0)值选择,并由LEN(引脚10)控制。 LEN上的低电平允许透明LOAD模式的实时延迟值为D(9:0)。 LEN上的低电平到高电平转换将使LOCK和HOLD电流值对D(10:0)中的任何后续更改产生。与D0(LSB)到D9(MSB)相关的变化抽头数的近似延迟值如表6和图3所示。
特性 |
|
|
|
|
|
- PECL模式工作范围:VCC = 3.0 V至3.6 V,VEE = 0 V
|
- NECL模式工作范围:VCC = 0 V,VEE = 3.0 V至3.6 V
|
- IN / INb输入接受LVPECL,LVNECL,LVDS电平
|
|
- D10:0可以选择LVPECL,LVCMOS或LVTTL输入put Levels
|
|
电路图、引脚图和封装图