0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

MC100EL39 5.0 V ECL÷2,÷4,÷8时钟发生芯片

数据:

产品信息

MC100EL39的低偏差除以2/4,除以4/6时钟生成芯片,专为低偏移时钟生成应用而设计。内部分频器彼此同步,因此,公共输出边缘都精确对准。
V
引脚是内部产生的电源,仅适用于此器件。对于单端输入条件,未使用的差分输入连接到V
作为开关参考电压。 V
也可以重新连接AC耦合输入。使用时,通过0.01 F电容去耦V
和V
,并限制电流源或吸收至0.5 mA。不使用时,V
应保持打开状态。
公共使能(ENbar)是同步的,因此只有在内部时钟处于低电平状态时才会启用/禁用内部分频器。这可以避免在使能异步控制时启用/禁用器件时在内部时钟上产生欠幅脉冲的可能性。内部欠幅脉冲可能导致内部分压器级之间失去同步。内部使能触发器在输入时钟的下降沿进行时钟控制,因此,所有相关的规范限制都以时钟输入的下降沿为参考。
启动时,内部触发器将达到随机状态;因此,对于使用多个EL39的系统,必须断言主复位(MR)输入,以确保同步。对于仅使用一个EL39的系统,不需要执行MR引脚,因为内部分频器设计可确保除以2/4和单个器件的4/6输出之间的同步。
  • 50 ps输出至输出偏斜
  • 同步启用/禁用 同步主复位 ESD保护:> 2 KV HBM,> 100 V MM 100系列包含温度补偿 PECL模式工作范围:V = 4.2 V至5.7 V,V = 0 V NECL模式工作范围:V = 0 V,V = -4.2 V至-5.7 V 内部输入ENbar,MR,CLK(s)和DIVSEL上的下拉电阻 Q输出将默认为低电平输入打开或V 满足或超过JEDEC规范EIA / JESD78 IC闩锁测试 可燃性等级:UL-94代码V-0 @ 1/8“,氧指数28至34 晶体管数= 419个器件 无铅封装可用

    电路图、引脚图和封装图