0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

NB3M8T3910G 差分时钟扇出缓冲器 带LVCMOS参考输出 可配置 2.5 V / 3.3 V 3:1:10

数据:

NB3M8T3910G是一个3:1:10时钟扇出缓冲器,工作在2.5 V / 3.3 V内核VDD和灵活的2.5 V / 3.3 V VDDO电源(VDDO≤VDD).A 3:1 Mux选择晶体振荡器输入,或两个差分时钟输入中的任何一个,能够接受LVPECL,LVDS,HCSL或SSTL电平。 MUX选择线SEL0和SEL1接受LVCMOS或LVTTL电平,并根据表3选择输入。当选择时钟输入时,晶体输入被禁用。差分输出由两组五个差分输出组成,每个组独立模式可配置为LVPECL,LVDS,HCSL。每组差分输出对配置有一对SMODEAx / Bx选择线,每条表使用LVCMOS或LVTTL电平。时钟输入电平和输出状态根据表5确定。单端LVCMOS输出REFOUT同步使能通过表4中的OE_SE控制线使用LVCMOS / LVTTL电平。对于250 MHz以上的时钟频率,应禁用REFOUT线。
特性
  • 晶体,单端或差分输入参考时钟
  • 差分输入对可以接受:LVPECL,LVDS,HCSL,SSTL
  • 两个输出组:每个输出组有五个差分输出,可通过SMODEAx / Bx引脚配置为LVPECL,LVDS或HCSL
  • 一个具有同步OE控制的单端LVCMOS输出
  • LVCMOS所有控制输入的/ LVTTL接口电平
  • 时钟频率:高达1400 Mhz,典型值
  • 输出偏差:50 ps(最大值)
  • 附加RMS抖动<0.03 ps(156.25 MHz,典型值)
  • 输入输出传播延迟(典型值为900 ps)
  • 工作电源模式VDD / VDDO:2.5 V / 2.5 V,3.3 V / 3.3 V或3.3 V / 2.5 V
  • 工业温度范围-40°C至85°C
应用 终端产品
  • 时钟分配
  • 电信
  • 网络
  • 背板
  • 高端计算
  • 无线和有线基础设施
  • 服务器
  • 以太网交换机/路由器
  • ATE,测试和测量

电路图、引脚图和封装图




技术文档

数据手册(1) 相关资料(4)
元器件购买 NB3M8T3910G 相关库存