电子发烧友App

硬声App

0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

电子发烧友网>可编程逻辑>赛灵思Vivado设计套件推出2013.1版本,提供IP 集成器和高层次综合功能

赛灵思Vivado设计套件推出2013.1版本,提供IP 集成器和高层次综合功能

收藏

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论

查看更多

相关推荐

Vivado IP集成器

大家好,欢迎Vivado的一个快速演示,它是xilinx新的设计套件,应用到7系列和以上的系列器件。
2012-04-25 08:55:552192

Vivado 高层次综合

感谢你对Vivado HLS也就是XILINX’s 高层次综合解决方案有兴趣,这个解决方案综合c,c++和系统c代码成Verilog和VHDL RTL结构。
2012-04-25 08:59:372582

赛灵思Vivado设计套件加速集成和系统级设计,继续领先一代

在生产力方面进行了两大改进。Vivado设计套件2013.1版本新增了一款以IP为中心的设计环境,用以加速系统集成;而其提供的一套完整数据库,则可加速C/C++系统级设计和高层次综合(HLS)。
2013-04-08 15:08:54902

探索Vivado HLS设计流,Vivado HLS高层次综合设计

作者:Mculover666 1.实验目的 通过例程探索Vivado HLS设计流 用图形用户界面和TCL脚本两种方式创建Vivado HLS项目 用各种HLS指令综合接口 优化Vivado HLS
2020-12-21 16:27:213153

Vivado 2013.1和Zynq需要及早访问Vivado IP集成商是什么意思?

关于Zynq的Vivado 2013.1发行说明说:“需要及早访问Vivado IP集成商”。这是什么意思?它是否真的支持Zynq开箱即用?提前致谢。以上来自于谷歌翻译以下为原文Vivado
2018-12-04 11:00:58

Vivado 2013.1在启动时崩溃

我在两台64位Windows机器上安装了2013.1,并且两者都崩溃了。 Vivado 2013.1窗口在崩溃之前会短暂出现。如果我从命令行运行,我会看到:****** Vivado v2013.1
2018-11-27 14:30:08

Vivado HLS视频库加速Zynq-7000 All Programmable SoC OpenCV应用

Vivado HLS建立的加速器功能集成Vivado IP集成器中。Smarter Vision方案在计算机视觉领域的应用立即观看视频回答问卷 参与抽奖观看视频并参与问卷调查的听众,将参加
2013-12-30 16:09:34

Vivado ML(机器学习) 2021尝鲜 精选资料分享

参考:UG973 (v2021.1)图:全新 Vivado® ML 版Vivado 2021.1这个新版本的新增加的一些特:1、在IP这个层面的功能的增强,主要体现在新增加了一个BD...
2021-07-20 07:06:23

vivado高层次综合HLS定义及挑战

HLS高阶综合(highlevelsynthesis)在被广泛使用之前,作为商业技术其实已经存在了20多年。设计团队对于这项技术可以说呈现出两极化的态度:要么坚信它是先进技术之翘楚,要么对其持谨慎
2021-07-06 08:00:00

7系列采用FPGA电源模块

。ROHM与安富利公司共同开发7系列FPGA及Zynq®–7000 All Programmable SoC的评估套件Mini-Module Plus 用的电源模块。安富利公司已经开发出多款
2018-12-04 10:02:08

推出全球最大容量的FPGA – Virtex UltraScale+ VU19P

自适应和智能计算的全球领先企业公司(Xilinx, Inc.,(NASDAQ:XLNX))今天宣布推出全球最大容量的 FPGA – Virtex UltraScale+ VU19P,从而进一步
2020-11-02 08:34:50

FPGA原理图例子之s3astarter

`FPGA原理图例子之s3astarter 一向是FPGA领域里的领先者,运用FPGA需要深入的理解它的工作原理,小编亲子整理了s3astarter 的经典fpga原理图分享给电子工程师们。FPGA原理图例子之s3astarter [hide][/hide]`
2012-03-16 10:41:19

FPGA对DLP数字影院投影仪产生了哪些影响?

公司(Xilinx)日前宣布NEC子公司NEC Display Solutions有限公司的三款DLP数字影院投影仪产品,均采用了Virtex®-5 FPGA系列产品。
2019-08-19 07:12:03

ISE® 设计套件11.1版对FPGA有什么优化作用?

每一版本提供了完整的FPGA设计流程,并且专门针对特定的用户群体(工程师)和特定领域的设计方法及设计环境要求进行了优化。那大家知道ISE® 设计套件11.1版对FPGA有什么优化作用吗?
2019-07-30 06:52:50

Verilog(FPGACPLD)设计小技巧

Verilog(FPGACPLD)设计小技巧
2012-08-19 22:52:02

Virtex-6 HXT FPGA ML630提供参考时钟电路图

Virtex-6 HXT FPGA ML630评估套件采用SiTime电子发烧友振具体型号为:SIT9102AI-243N25E200.0000,而目前针对这一型号sitime推出了抖动更低
2014-11-17 15:07:35

Zynq-7000可扩展处理平台让编程流程更简单

Zynq-7000可扩展处理平台(EPP)将双ARM Cortex-A9 MPCore处理器系统与可编程逻辑和硬IP外设紧密集成在一起,提供了灵活性、可配置性和性能的完美组合。围绕其刚刚推出
2019-05-16 10:44:42

公司亚太区销售与市场副总裁给XILINX客户的信

可扩展的处理平台- 是系统集成、软件可编程性的灵活性与FPGA 硬件加速的完美结合,支持客户打造定制和优化的系统。全球第一个支持高层次综合设计方法的可编程逻辑企业- 其 AutoESL™ 高层次综合
2012-03-22 15:17:12

有哪几种ISE设计套件配置版本

有哪几种ISE设计套件配置版本
2021-04-30 06:30:50

的FPGA用什么开发工具编程,有没有大佬分享一下安装包

的FPGA用什么开发工具编程,有没有大佬分享一下安装包
2018-05-24 17:51:38

(XILINX)全新7系列FPGA详述

(XILINX)全新7系列FPGA详述
2012-08-14 12:20:22

高层次综合工作的基本流程

虽然浅显易懂,但是它将基于CPU的架构的软件程序与在高层次综合这项技术上行为描述语言做出了明显的区分。的HLS官方手册中,对文中提到了端口协议,优化指令,数据类型等都有非常详细的解释。本系列以后
2021-01-06 17:52:14

高层次综合技术的原理

高层次综合技术原理浅析
2021-02-01 06:04:00

FPGA高层次综合HLS之Vitis HLS知识库简析

1、HLS最全知识库介绍高层次综合(High-level Synthesis)简称HLS,指的是将高层次语言描述的逻辑结构,自动转换成低抽象级语言描述的电路模型的过程。对于AMD Xilinx而言
2022-09-07 15:21:54

FPGA就像是一张精密的画布 - DSP 专家给你一个选择 FPGA 的理由

不会使用的软件和系统工程师们, 现在可以再次把FPGA 开发提到日程上来了, 因为在解决“易用性”问题上已经迈出了几大步,其中包括: 2012 年就发布了 Vivado 设计套件集成环境
2018-08-10 09:16:48

FPGA就像是一张精密的画布 - DSP 专家给你一个选择 FPGA 的理由

使用的软件和系统工程师们, 现在可以再次把FPGA 开发提到日程上来了, 因为在解决“易用性”问题上已经迈出了几大步,其中包括: 2012 年就发布了 Vivado 设计套件集成环境,大大
2018-08-13 09:31:45

FPGA是用altera多还是的多呢

FPGA是用altera多还是的多呢,我买的开发板是altera的,但是很多人推荐说学习的好
2016-01-09 21:27:25

ISE 12设计套件创新功能图文详解

28nm 架构发布,具有时钟门控技术、部分重配置技术支持针对目标设计平台推出ISE11 设计套件领域专用方法重要里程碑事件2009年4月2009年10月2010年3月2010年2月2010年5月ISE12设计套件
2012-08-12 12:22:46

ISE 12设计套件对FPGA有哪些影响?

公司(Xilinx)最新推出的ISE 12软件设计套件,实现了具有更高设计生产力的功耗和成本的突破性优化。ISE 设计套件首次利用“智能”时钟门控技术,将动态功耗降低多达 30%。
2019-11-08 08:27:56

ISE 12设计套件对FPGA生产力有什么影响?

公司(Xilinx)最新推出的ISE 12软件设计套件,实现了具有更高设计生产力的功耗和成本的突破性优化。ISE 设计套件首次利用“智能”时钟门控技术,将动态功耗降低多达 30%。
2019-08-20 08:33:19

ML605 +系统生成器许可证出现错误

Licensing文档。不存在此类功能功能:SysGen_TDPLicense路径:C:/。Xilinx \ Xilinx名为.lic; C:\\ 13.1 \ ISE_DS \ ISE
2019-09-06 08:23:25

UltraFast 高层次生产力设计方法指南

目录第1章:高层次生产力设计方法指南第2章:系统设计第3章:shell开发第4章:基于C语言的IP开发第5章:系统集成
2017-12-13 09:50:31

Xilinx UltraScale 系列发布常见问题汇总

10日发布什么消息?  今天宣布推出20nm All Programmable UltraScale™产品系列,并配套提供产品技术文档和Vivado®设计套件支持。继2013年11月首款20nm
2013-12-17 11:18:00

XilinxFPGA技术及应用线上公开课

` 本帖最后由 MGJOY 于 2017-4-10 15:07 编辑 本周三,4月12日,FPGA技术及应用线上公开课。欢迎大家观看、学习交流~分享主题【FPGA人工智能领域技术及应用】嵌入式视觉领域技术和解决方案机器学习方面的技术和解决方案ADAS/自动驾驶方面的应用`
2017-04-10 15:06:16

Xilinx方案

能做方案的,请联系
2019-01-21 19:31:40

【AD新闻】新CEO访华绘蓝图,7nm ACAP平台要让CPU/GPU难企及

的规划者。”个人资料显示,Victor Peng于2008年加入,在公司产品线和服务方面引领了行业领先的战略和技术转型,实现了从28nm,20nm到16nm连续三代核心产品的领导地位,并在集成
2018-03-23 14:31:40

【开源硬件黄金时代02期】从PyTorch到RTL - 基于MLIR的高层次综合技术(文中含回放和课件)

、应用、后端支持.pdf直播简介:为了解决FPGA的可编程性问题,实现从算法到RTL设计的快速编译,我们引入了基于MLIR(多级别中间表示)的高层次综合框架ScaleHLS,对算法的高层次描述进行多级
2022-11-27 12:43:17

【芯A83T试用体验】开箱评测

,尽然无法获取设备分配的IP。而使用Android手机分享的移动热点尽然可以获取得到IP,实现正常上网功能。蓝牙模块功能正常投影屏幕打算将芯A83T平板的屏幕投影在WIndows10 笔记上,能
2017-04-30 17:46:23

为什么说已经远远领先于Altera?

Altera和20年来都在FPGA这个窄众市场激烈的竞争者,然而Peter Larson基于对两个公司现金流折现法的研究表明,是目前FPGA市场的绝对领先者。
2019-09-02 06:04:21

什么是丰富目标设计平台?

今年年初,率先在FPGA领域提出目标设计平台概念,旨在通过选用开放的标准、通用的开发流程以及类似的设计环境,减少通用工作对设计人员时间的占用,确保他们能集中精力从事创新性的开发工作。
2019-08-13 07:27:15

使用MATLAB & Simulink Add-on插件面向Versal AI引擎设计

MATLAB & Simulink Add-on插件是将 ModelComposer 和 System Generator forDSP完美结合的统一工具。
2021-01-28 06:33:40

使用Vitis HLS创建属于自己的IP相关资料分享

1、使用Vitis HLS创建属于自己的IP高层次综合(High-level Synthesis)简称HLS,指的是将高层次语言描述的逻辑结构,自动转换成低抽象级语言描述的电路模型的过程。对于AMD
2022-09-09 16:45:27

哪位大神能提供的捕捉频率高于400m,LVDS引脚数有130个,初学者请多多指教

哪位大神能提供的捕捉频率高于400m,LVDS引脚数有130个,初学者请多多指教
2015-08-07 08:58:08

回收Xilinx芯片 收购芯片

、ACTEL、ALTERA 等IC品牌。(热线:***,QQ:879821252 同步微信)《《高价收购Xilinx带板芯片,淘汰废旧Xilinx带板芯片高价回收 ,呆滞电子集成电路芯片大量收购!《《退
2021-12-17 10:02:19

如何使用FPGA加速包处理?

FAST包处理器的核心功能是什么如何使用FPGA加速包处理?
2021-04-30 06:32:20

如何利用28纳米工艺加速平台开发?

一半,而性能提高两倍。通过选择一个高性能低功耗的工艺技术,一个覆盖所有产品系列的、统一的、可扩展的架构,以及创新的工具,将最大限度地发挥 28 纳米技术的价值, 为客户提供具备 ASIC 级功能
2019-08-09 07:27:00

怎么利用FGPA实现降采样FIR滤波器?

怎么利用FGPA实现降采样FIR滤波器?这种滤波器在软件无线电与数据采集类应用中都很常见。
2019-08-15 08:21:22

的开发环境ISE软件下载地址

刚开始学的FPGA,求他的ISE软件下载地址,我在网上没搜到。谢谢了
2012-08-02 09:52:12

玩转FPGA (xilinx)FPGA设计大赛圆满结束

  电子发烧友网讯:由(xilinx)公司和华强PCB网赞助,电子发烧友网主办的玩转FPGA,设计大赛已经圆满结束。本活动旨在建立一个FPGA技能展示和技术交流平台,鼓励广大参赛者发挥
2012-09-06 11:52:48

玩转FPGA (xilinx)FPGA设计大赛获奖名单!!!

今后也会推出更多的设计大赛服务于广大的电子工程师及电子爱好者。  附:玩转FPGA,FPGA设计大赛活动页面   玩转FPGA,FPGA设计大赛参赛作品展示区  大赛官方QQ
2012-09-06 11:54:16

玩转FPGA,FPGA设计大赛开赛啦

经历过和牛人一起进行FPGA设计比赛的激烈竞争吗?你感受过FPGA原厂开发板和fpga行业泰斗直接带来的强烈震撼吗? 没经历过没关系,电子发烧友网主办,赞助的“FPGA方案开发设计大赛”已经为
2012-04-23 09:31:16

用OpenCV和Vivado HLS加速基于Zynq SoC的嵌入式视觉应用开发

最基本的OpenCV I/O功能都需要加速。为什么需要高层次综合?  推出Vivado HLS是一款软件编译器,旨在将C、C++或SystemC编写的算法转变为针对用户定义时钟频率和产品
2014-04-21 15:49:33

系统生成器版本Vivado不兼容

你好,我有一块ZC-702板,并使用套件附带的节点锁定licese安装了Vivado。我看到Vivado设计版15.2包含系统生成器。我成功安装了Vivado。但是,我无法选择( check)安装
2018-12-17 11:49:00

详解All Programmable Smarter Vision解决方案

详解All Programmable Smarter Vision解决方案
2021-06-02 06:56:12

这颗是限制料还是翻新料?

丝印查不到系列型号,引脚数量也对不上所有型号规格,也没有韩国产地
2023-02-24 17:01:32

选择(Xilinx)FPGA 7系列芯片的N个理由

高端功能提供了平衡优化的配置。更多内容,请点击以下链接下载:全新(Xilinx)FPGA 7系列芯片精彩剖析。rar
2012-09-06 16:24:35

采用FPGA实现DisplayPort详细教程【内部资料】

) 的灵活可编程 VESADisplayPort v.1.1a 解决方案。该 IP 可随时提供的客户,但在用户展开设计之前,建议先了解与该标准的部分关键功能有关的其它背景信息,如olicy Maker
2012-03-01 11:10:18

高价回收系列IC

高价回收系列IC长期回收系列IC,高价求购系列IC。深圳帝欧长期回收ic电子料,帝欧赵生***QQ1816233102/879821252邮箱dealic@163.com。帝欧回收
2021-04-06 18:07:50

:“玩转FPGA (xilinx)FPGA设计大赛”获奖奖品展示

)FPGA设计大赛圆满结束。本活动的奖品由和华强PCB合力提供,在此电子发烧友网小编代表电子发烧友网感谢公司和华强PCB网的鼎力支持。接下来,我们就一起来见见咱们获奖者的奖品的强大阵容吧
2012-09-06 14:33:50

利用Mentor高层次综合技术快速实现复杂DSP算法

利用Mentor高层次综合技术快速实现复杂DSP算法摘要:为了满足产品上市时间和功能丰富性的要求,越来越多的先进设计公司开始提高设计的抽象层次进行复杂的D
2010-04-29 14:01:5934

790.被并入AMD对中国FPGA厂商有什么意义?

fpga
小凡发布于 2022-10-05 02:52:44

SOC设计中高层次功耗估算和优化技术

高层次对系统进行功耗佑算和功耗优化是soc设计的关健技术本文首先给出soc设计的特点和流程,然后综述目前高层次功耗估算和功耗优化的常用方法和技术,重点论述寄存器传输级和
2011-12-27 16:42:3846

使用Vivado高层次综合 (HLS)进行FPGA设计的简介

Introduction to FPGA Design with Vivado High-Level Synthesis,使用 Vivado 高层次综合 (HLS) 进行 FPGA 设计的简介
2016-01-06 11:32:5565

使用教程分享:在Zynq AP SoC设计中高效使用HLS IP(一)

高层次综合设计最常见的的使用就是为CPU创建一个加速器,将在CPU中执行的代码移动到FPGA可编程逻辑去提高性能。本文展示了如何在Zynq AP SoC设计中使用HLS IP。 在Zynq器件
2017-02-07 18:08:113207

Xilinx推出Vivado设计套件HLx版 为主流系统及平台设计人员带来超高生产力

HLx 版本均包括带有 C/C++ 库的 Vivado 高层次综合 (HLS)、Vivado IP 集成器 (IPI)、LogicCORE™ IP 子系统以及完整的 Vivado 实现工具套件,使主流用户能够方便地采用生产力最高、最
2017-02-08 19:35:06386

Xilinx Vivado 2015.3 运用 IP子系统将设计提升至新高

高层次综合 (HLS)的增强功能,可实现更大型 IP 构建模块及相关模块的复用,从而有助于加快集成和验证速度,进
2017-02-09 01:15:42225

Vivado设计套件的快速入门视频辅导资料

Vivado®  设计套件快速入门视频辅导资料为您提高生产力提供了实时的特定功能和流程培训。新主题包括: .    使用  System Generator for DSP  和  IP
2017-02-09 02:22:12256

Northwest Logic支持Xilinx IP集成器工具流

  无缝集成在其设计中的工作。该  IP  集成工具支持针对所有  Xilinx  器件提供,其中包括最新  UltraScale  器件系列,可充分满足  Vivado  设计套件工具  2014.4  以及更高版本的要求。 了解更多  »
2017-02-09 08:12:36319

使用Vivado高层次综合工具高效评估和实现所选压缩算法

,有助于应对这种挑战。 我们使用 Vivado® Design Suite 的高层次综合 (HLS) 工具来评估针对 E-UTRA I/Q 数据的开放无线电设备接口 (ORI) 标准压缩方案,以估计其对信号
2017-11-16 20:05:411918

了解Vivado设计套件集成能力的九大理由分析

理由一:突破器件密度极限:在单个器件中更快速集成更多功能;理由二:Vivado以可预测的结果提供稳健可靠的性能和低功耗;理由三:Vivado设计套件提供了无与伦比的运行时间和存储器利用率;理由四:使用Vivado高层次综合生成基于C语言的IP
2017-11-22 08:15:191421

关于赛灵思高层次综合工具加速FPGA设计的介绍和分享

Vivado HLS配合C语言等高级语言能帮助您在FPGA上快速实现算法。 高层次综合(HLS)是指自动综合最初用C、C++或SystemC语言描述的数字设计。工程师之所以对高层次综合如此感兴趣,不仅是因为它能让工程师在较高的抽象层面上工作,而且还因为它能方便地生成多种设计解决方案。
2019-10-06 10:44:001178

基于Vivado高层次综合工具评估IQ数据的无线电设备接口压缩算法设计

我们使用 Vivado ®Design Suite 的高层次综合 (HLS) 工具来评估针对 E-UTRA I/Q 数据的开放无线电设备接口 (ORI) 标准压缩方案,以估计其对信号保真度的影响、造成的时延及其实现成本。我们发现赛灵思的 Vivado HLS 平台能够高效评估和实现所选压缩算法。
2018-07-24 09:30:001901

赛灵思推出Vivado设计套件HLx版本,助力SoC和FPGA以及打造可复用的平台

、HL 设计版本和 HL WebPACK 版本。所有 HLx 版本均包括带有 C/C++ 库的 Vivado 高层次综合 (HLS)、Vivado IP 集成器 (IPI)、LogicCORE IP
2018-08-17 11:43:002677

Xilinx发布唯一SoC增强型Vivado设计套件,可大大提高生产力

All Programmable SoC 的生产力带来重大突破。伴随此款最新版Vivado 设计套件推出的还包括其内含的 Vivado 高层次综合(HLS)和IP集成器的增强功能,以及最新性能监控
2018-09-06 16:07:001466

Xilinx业界唯一一款SoC增强型开发环境:能缩短开发时间提升性能

达25%,性能提升5%。此外,2014.1版本还在Vivado HLS(高层次综合)中新增了OpenCL内核硬件加速功能
2018-09-13 16:59:001199

Vivado设计套件2017.3的新功能介绍

本视频重点向您介绍了Vivado设计套件2017.3版本中的增强功能,包括操作系统和器件支持,高级增强功能,加速集成,实施和验证的各种升级和改进。欢迎收看本视频,了解更多有关 Vivado设计套件的新功能
2018-11-21 06:15:003374

Vivado Design Suite 2018.1设计套件中的新增功能介绍

本视频重点介绍了Vivado设计套件2018.1版本中的新增功能,包括对操作系统以及器件的支持情况,还有高层次增强功能,以及各种功能改进以加速设计集成,实现和验证的过程。
2018-11-20 06:28:002254

蒋凡被中止认定杭州高层次人才

12月23日,据杭州市人力资源和社会保障局消息,阿里巴巴蒋凡被认定为蒋凡被认定为高层次人才,消息曝光后引发网友热议。
2020-12-30 11:12:341969

揭示高层次综合技术工作的基本概念

说起高层次综合技术(High-level synthesis)的概念,现在有很多初学者简单地把它理解为可以自动把c/c++之类地高级语言直接转换成底层硬件描述语言(RTL)的技术。其实更准确的表述
2021-01-14 09:27:281848

高层次综合技术(High-level synthesis)的概念

说起高层次综合技术(High-level synthesis)的概念,现在有很多初学者简单地把它理解为可以自动把c/c++之类地高级语言直接转换成底层硬件描述语言(RTL)的技术。其实更准确的表述是:由更高抽象度的行为描述生产电路的技术。
2022-02-08 17:26:427041

如何在vivado创建新工程上使用IP集成器创建块设计

本文介绍如何在 vivado 开发教程(一) 创建新工程 的基础上, 使用IP集成器, 创建块设计。
2022-02-08 10:47:392090

高层次综合技术原理浅析

说起高层次综合技术(High-level synthesis)的概念,现在有很多初学者简单地把它理解为可以自动把c/c++之类地高级语言直接转换成底层硬件描述语言(RTL)的技术。其实更准确的表述是:由更高抽象度的行为描述生产电路的技术。
2021-01-28 09:11:083

PYNQ上手笔记 | ⑤采用Vivado HLS进行高层次综合设计

1.实验目的通过例程探索Vivado HLS设计流用图形用户界面和TCL脚本两种方式创建Vivado HLS项目用各种HLS指令综合接口优化Vivado HLS设计来满足各种约束用不用的指令来探索
2021-11-06 09:20:586

【开源硬件】从PyTorch到RTL - 基于MLIR的高层次综合技术

01 演讲题目 ✦ 开源硬件系列02期: 从PyTorch到RTL - 基于MLIR的高层次综合技术 02 演讲时间 ✦ 2022年11月27日 上午 10:00 03 内容简介 ✦ 为了解
2022-11-24 08:15:031379

英特尔® NUC 8 支持更高层次的设计

英特尔® NUC 8 支持更高层次的设计
2022-12-29 10:02:52619

UltraFast高层次生产力设计方法指南

电子发烧友网站提供《UltraFast高层次生产力设计方法指南.pdf》资料免费下载
2023-09-15 10:41:470

使用Vivado高层次综合(HLS)进行FPGA设计的简介

电子发烧友网站提供《使用Vivado高层次综合(HLS)进行FPGA设计的简介.pdf》资料免费下载
2023-11-16 09:33:360

已全部加载完成