本文提出了一套基于TMS320F2407芯片的变频调速系统设计方案,方案中的硬件平台以DSP为核心,系统中采用SVPWM算法来实现变频调速。
2013-11-20 11:53:224324 本帖最后由 发烧友LV 于 2014-12-29 20:13 编辑
在FPGA中实现PID算法,面临着小数的计算,请问大家一般是怎么处理的?
2014-12-03 21:59:29
采集数据中的量化噪声,在进行数据压缩前采用滤波的预处理技术。介绍LZW算法和滑动滤波算法的基本理论,详细阐述用单片FPGA实现两种算法的方法。最终测试结果表明,该设计方案能够有效滤除数据中的高频噪声
2010-04-24 09:05:21
FPGA典型设计方案精华汇总
2012-08-16 16:29:32
)、System Generator和AccelDSP的图形化设计实例,通过大量的程序实例,全面、精辟地介绍了利用现场可编程门阵列(FPGA)实现数字信号处理的方方面面。本课程首先介绍了当前的FPGA技术
2009-07-21 09:22:42
大多数工程师在碰到需要在 FPGA 中实现诸如正弦、余弦或开平方这样的数学函数时,首先会想到的是用查找表,可能再结合线性内插或者幂级数(如果有乘法器可用)。不过对这种工作来说,CORDIC 算法
2019-09-19 09:07:16
各位FPGA设计大赛参赛者注意了:小编这里帮大家解释一下设计方案提交规则和活动时间安排
自4月23日比赛开始,参赛者报名之后即可提交设计方案。设计方案提交的截止日期是活动结束,暨设计方案评选的最后
2012-05-04 10:27:46
你好: 我是一个购买的帐户,所以我的许可证应该允许访问所有内容。但是当我使用System Generator for DSP时,系统说我的SysGen签出许可证失败了。有人知道怎么解决吗?谢谢
2019-01-28 07:16:36
FPGA中的数字控制器是什么?System Generator中的PID控制器是如何设计的?
2021-04-08 06:51:46
大家好,这是我第一次使用System Generator工具,如果有人能够解决一个不让我继续参与我的硬件协同仿真项目的问题,我想。我正在使用Matlab R2013b,Xilinx ISE 14.7
2020-03-23 06:53:11
根据我的理解,System Generator是MatLab到RTL的转换,因此不包括Vivado的优化过程。问题1--是真的。确实,Vivado中的优化将大大改变系统描述,而系统描述不会向后兼容
2019-04-25 12:47:45
HI,我正在使用System Generator 2014.4 30天评估包,Matalb 2014B。简单地说我想使用FIR编译器,当我尝试编辑它的参数时,我得到了两个错误: - 1.“来自MEX
2020-03-24 09:01:59
在信号处理中,FFT占有很重要的位置,其运算时间影响整个系统的性能。传统的实现方法速度很慢,难以满足信号处理的实时性要求。针对这个问题,本文研究了基于FPGA芯片的FFT算法,把FFT算法对实时性
2010-05-28 13:38:38
/fpga-design/simulink-with-xilinx-system-generator-for-dsp.htmlhttp://www.mathworks.cn/searchresults/?c%5B%5D
2013-10-05 11:59:34
USE和System Generator何时才能胜任64位Windows 7?以上来自于谷歌翻译以下为原文When will ISE and System Generator be qualified for 64 bit Windows 7?
2018-11-26 15:05:56
最近在搞system generator仿真,发现getway in这个模块参数设置变化导致MATLAB闪退问题,贴图如下其中getway in 这个模块数据类型换成定点有符号或者无符号数都不得行,换成布尔值又会出现错误,不知为何啊!求教。
2018-01-05 21:43:53
,它的局限性也逐渐暴露出来.在很多计算机信息安全系统中,硬件加密手段被应用到设备中来提高密码运算速度和系统的安全性. 给出了一种RC4加密算法的FPGA实现方案,相比用软件实现,该方案速度更快,安全性更高
2012-08-11 11:48:18
)、System Generator和AccelDSP的图形化设计实例,通过大量的程序实例,全面、精辟地介绍了利用现场可编程门阵列(FPGA)实现数字信号处理的方方面面。本课程首先介绍了当前的FPGA技术
2009-07-21 09:20:11
翻译成verilog,在FPGA里面实现,即system generator。altera有没有类似的接口,与matlab可以互连,直接在matlab里设计我所需要的算法,在翻译成verilog?
2015-01-14 14:20:50
组的FPGA实现7.7 本章小结第8章基于System Generator的DSP系统开发技术8.1 System Generator的简介与安装8.1.1 System Generator简介
2012-04-24 09:23:33
针对实现DSP的设计软件—System Generator。在使用FPGA为原型平台运行算法时,它不仅能够对硬件的真实情况进行仿真,还能够自动生成硬件实现所需要的硬件描述语言代码。与语 言设计相比
2019-06-21 06:25:23
二维声源定位算法仿真设计方案文中提出新的高精度, 快速二维声源定位算法。计算机采集四个声音传感器, 一个风速传感器和一个风向传感器的信号, 计算出声源的位置和当地的声速。用MatLab语言进行的仿真
2009-12-10 16:24:07
从ASIC到FPGA的转换系统时钟设计方案
2011-03-02 09:37:37
使用system generator导入xilinx模块时,只要连线两个模块,matlab就崩溃,有知道原因的大佬吗?
2018-01-19 17:54:57
分享一款不错的音频信号采集与AGC算法的DSP设计方案
2021-06-08 06:24:56
本文以星载测控系统为背景,提出了一种基于 Actel Flash FPGA的高可靠设计方案。采用不易发生单粒子翻转的 flash FPGA芯片,结合 FPGA内部的改进型三模冗余、分区设计和降级重构,实现了高实时、高可靠的系统。
2021-05-10 06:58:47
.Vivado 2016.4与Spartan-6不兼容。据Xilinx称,Vivado不支持任何早于7系列的设备系列。)根据以下说明,Xilinx System Generator可以嵌套在ISE Design
2018-12-27 10:55:34
个System Generator设计中,我想在FPGA运行时改变一些变量。例如,希望能够从“外部世界”修改特定ASR的长度,或控制多路复用器以手动选择不同的信道。在设计运行时修改这些参数的常用方法
2019-01-15 10:39:11
在system generator中,我把(-128~127),变为(-1~1),但是下载到硬件中,使用chipscope抓取到的数据确实(-128~127),请问是怎么回事
2016-08-10 15:32:38
上学时做的变频器设计方案,利用simulink仿真,基于FPGA的变频器设计方案。
2014-09-10 10:40:12
基于FPGA的数据无阻塞交换设计方案,不看肯定后悔
2021-04-29 06:48:07
有做System Generator处理图像的吗?遇到一些问题,一起商量下
2020-09-28 19:04:58
基于STM32的便携体检装置的设计与实现基于STM32的电能质量检测技术研究基于STM32的EMS液晶显示触摸屏设计方案STM32的曼彻斯特编译码系统设计STM32微控制器中采用DMA实现方波的产生和捕获
2018-09-05 16:41:46
多种EDA工具的FPGA设计方案
2012-08-17 10:36:17
嗨,我正在尝试学习如何使用System Generator来创建自己的IP核。首先,我在DocNav中找到了一个ug948-vivado-sysgen-tutorial文档。我在哪里可以找到本文档中描述的示例?我在安装目录中的“examples”文件夹中找不到完全相同的示例。提前致谢马丁
2020-05-22 07:22:09
如何用FPGA实现DVB码流分析功能的嵌入式设计方案?
2021-04-28 06:19:10
各位大佬,我在安装System Generator时,跟着教程走,发现在vivado中没有出现System Generator for DSP这个选项,请问是我哪里安装得不对吗?
2023-09-26 21:54:58
当我完成SDx 2017.2的安装时,没有安装System Generator的选项。我正在运行从Xilinx下载的安装程序:https://www.xilinx.com/member/forms
2019-01-07 10:59:00
你好,我叫Joaquín。有人知道,我可以在Matlab / Simulink中使用System Generator创建一个双向(inout)端口。我正在尝试为Xilinx的外部存储器创建一个接口
2019-05-09 14:36:24
最近在使用system generator设计一个rs编码译码的模型,总的思想是在rs编码产生信号后,插入一个误码,然后作为信号源进行解码,看是否能够正常的进行解码,求解是怎么才能把rs编码后的信号存储起来作为信号源
2016-07-20 20:13:59
System Generator for DSP的特点是什么?如何使用System Generator for DSP实现系统级建模?怎么在Matlab中实现数字通信FPGA硬件设计?
2021-04-29 06:20:46
如何去设计一款合理的电子硬件解决方案,从而实现经济有效的大规模生产与部署?怎样去验证可部署目标硬件与软件算法模型之间的算法性能一致性?System Generator是什么?有什么功能?
2021-04-08 06:25:48
“玩转FPGA:iPad2,赛灵思开发板等你拿”活动持续火爆进行中……………………活动得到了广大电子工程师积极强烈的支持,为了回报电子工程师和网站会员,现在只需提交fpga设计方案,就有机会获得赛灵
2012-07-06 17:24:41
有用Xilinx的system generator做图像处理的嘛?求交流 。我正在用这个做图像处理,已经用了3个月了,在做一些算法,遇到一些困难,求一起交流学习。发现用这个开发的人真不多啊。
2014-05-09 14:57:21
讨论了一种基于FPGA的64点FFT处理器的设计方案,输入数据的实部和虚部均以16位二进制数表示,采用基2DIT-FFT算法,以Altera公司的QuartusⅡ软件为开发平台对处理器各个的模块进行设计,在Stratix系列中的EP1S25型FPGA通过了综合和仿真,运算结果正确。
2021-04-29 06:25:54
以前,我们有Matlab 2006a和ISE 8.2i,并且正在使用System Generator。我们不得不重新安装Matlab 2006a以启用新的工具箱,但现在Simulink中没有
2018-11-19 14:42:56
小波盲源分离算法的仿真及FPGA实现:提出了一种基于小波变换的盲源分离方法,在理论分析和仿真结果的基础上,给出了FPGA 的实现方案。针对传统盲分离算法对源信号统计特征敏
2009-06-21 22:44:0921 System Generator for DSP 是一款具有高抽象层的设计工具,为算法开发人员和系统架构师从 Simulink 算法参考模型过渡到FPGA 硬件实施技术提供了一种高效的途径,且无需任何 HDL 编码工作
2010-06-10 08:21:1929
采用Gardner算法,对QPSK调制解调系统中的位同步系统进行设计与实现,大大提高了系统性能和资源利用率。重点阐述采用FPGA开发环境System Generator系统设计工具进行位同
2010-07-21 16:12:4026 用matlab来实现fpga功能的设计
摘要:System Generator for DSP是Xilinx公司开发的基于Matlab的DSP开发工具?熗?时也是一个基于FPGA的信号处理建模和设计工具。
2008-01-16 18:10:5411207 深入了解赛灵思System Generator中的时间参数
基于模型的设计(MBD)因其在缩小实时系统抽象的数学建模和物理实现之间差距方面的光明前景而备受关注。通过使用相同的
2009-12-29 11:40:301300 HDL设计和验证与System Generator相结合
Xilinx®SystemGeneratoRForDSP是用来协助系统设计的MATLABSimulink模块集。SystemGeneratorforDSP在熟悉的MATLAB环境中引入XilinxFPGA对象,让您能够
2010-01-06 14:39:301181 基于FPGA的高速定点FFT算法的设计方案
引 言 快速傅里叶变换(FFT)作为计算和分析工具,在众多学科领域(如信号处理、图像处理、生物信息学、计算物理
2010-02-09 10:47:50992 多种EDA工具的FPGA设计方案
概述:介绍了利用多种EDA工具进行FPGA设计的实现原理及方法,其中包括设计输入、综合、功能仿真、实现、时序仿真、配
2010-05-25 17:56:59670 System Generator 工具由 MathWorks 与 Xilinx 合作开发而成,DSP 设计人员可使用 MATLAB 和Simulink 工具在 FPGA 内进行开发和仿真来完善 DSP 设计。 该工具为系统级 DSP 设计与 FPGA 硬件实现的融合起
2011-05-11 18:36:23224 介绍了一种适于TUD 系统的SHA256算法和HMAC算法! 给出了在FPGA上实现SHA256算法和HMAC 算法的一种电路设计方案!并对算法的硬件实现部分进行了优化设计! 给出了FPGA的实现结果
2011-05-16 16:50:45141 Xilinx公司推出的DSP设计开发工具System Generator是在Matlab环境中进行建模,是DSP高层系统设计与Xilinx FPGA之间实现的桥梁。在分析了FPGA传统级设计方法的基础上,提出了基于System Generator的
2013-01-10 16:51:2458 Xilinx FPGA工程例子源码:System Generator的设计实例
2016-06-07 14:41:5722 环境 Matlab 2014 a Vivado 2014.4 System generator 2014.4 实现步骤 1、模型搭建与仿真 在simulink环境下工程搭建如下 图3 四路加
2017-02-08 01:10:08473 最新版System Generator支持快速开发和实现基于All Programmable FPGA、SoC和MPSoC的无线电设计 赛灵思日前宣布推出高级设计工具System Generator
2017-02-09 01:23:41279 一直都在System Generator下做图像处理相关的算法,感觉SysGen挺强大的,前几天突发奇想,能否直接用SysGen实现数据的通信呢,毕竟一句HDL代码都不写对于做FPGA的人来说却是很有吸引力的。
2017-02-10 19:51:112618 前一阵一直在忙,所以没有来得及写博文。弄完杂七杂八的事情,又继续FPGA的研究。使用Verilog HDL语言和原理图输入来完成FPGA设计的方法都试验过了,更高级的还有基于System Generator和基于EDK/Microblaze的方法。
2017-02-11 03:10:118192 system generator是xilinx公司的系统级建模工具,它是扩展mathworks公司的MATLAB下面的simulink平台,添加了XILINX FPGA专用的一些模块。加速简化了FPGA的DSP系统级硬件设计。
2017-02-11 19:21:337386 利用System Generator软件平台,实现基于模块化建模方法的变换器建模,并简化语言编写控制系统的复杂过程。研究了从MATLAB-Xilinx环境中导出使用模块化建模方法搭建的控制算法。通过
2017-11-15 14:31:344985 现在的FPGA算法的实现有下面几种方法: 1. Verilog/VHDL 语言的开发 ; 2. system Generator; 3. ImpulsC 编译器实现从 C代码到 HDL 语言; 4.
2017-11-17 14:29:067298 在FPGA平台上应用System Generator工具实现了高精度频率估计Rife算法。不同于传统的基于HDL代码和IP核的设计方法,采用System Generator工具可以使复杂算法
2017-11-18 09:01:512208 Xilinx System Generator 是专门为数字信号算法处理而推出的模型化设计平台,可以快速、简单地将DSP系统的抽象算法转换成可综合的、可靠的硬件系统,弥补了大部分对C语言以及Matlab工具很熟悉的DSP工程师对于硬件描述语言VHDL和Verilog HDL认识不足的缺陷。
2018-07-19 09:32:003716 。在进行FFT这类并行运算为主的算法时,采用FPGA的优势不言而喻。用FPGA实现FFT算法进行谐波检测成为了一大热点。
2018-07-16 18:22:003391 PLD/FPGA 常用开发软件System Generator 9.10。 业内领先的高级系统级FPGA开发高度并行系统。
2017-11-26 11:34:5612 了解如何将Vivado HLS设计作为IP模块整合到System Generator for DSP中。
了解如何将Vivado HLS设计保存为IP模块,并了解如何将此IP轻松整合到System Generator for DSP的设计中。
2018-11-20 05:55:002940 了解如何在System Generator中使用多个时钟域,从而可以实现复杂的DSP系统。
2018-11-27 06:42:003450 了解如何使用Vivado System Generator for DSP进行点对点以太网硬件协同仿真。
System Generator提供硬件协同仿真,可以将FPGA中运行的设计直接整合到Simulink仿真中。
2018-11-23 06:02:004262 随着信息技术和网络化进程的发展,网络通信安全问题日益突出。现场可编程门阵列(FPGA)以其自身设计灵活、可靠性高的优点广泛应用于加密领域。硬件实现的加密算法不占用计算机资源.加密过程完全与外部总线
2019-03-12 08:55:137028 专用电路.FPGA具有实现高性能并行算法的能力,是构成高性能可定制数据通路处理器(数字滤波、FFT)的理想器件.如Virtex-II Pro FPGA包含高性能的可编程架构、嵌入式PowerPC处理器和3.125Gbps收发器等.
2020-09-24 20:11:321336 框架结构,提出了一种高度并行、紧凑流水线的FPGA实现方案.用Verilog HDL硬件描述语言设计了编码,在QuARTuSⅡ集成开发环境下,进行了仿真验证,并写入FPGA芯片,实现了“十字”形运动估计算法.经测试表明:该设计方案搜索高效、逻辑简洁,对比全搜索法占用硬件资源较小
2021-02-03 14:46:0012 BLE实验详解之蓝牙键盘设计方案
2021-03-30 16:41:0858 BLE实验详解之蓝牙血压计设计方案
2021-03-30 16:46:0236 BLE实验详解之蓝牙温度计设计方案
2021-03-30 16:50:0725 基于FPGA的伪随机数发生器设计方案
2021-06-28 14:36:494 GPIO模拟UART的算法实现与设计方案
2021-07-07 09:49:299 本篇博文是面向希望学习 Xilinx System Generator for DSP 入门知识的新手的系列博文第一讲。其中提供了有关执行下列操作的分步操作方法指南。
2022-02-16 16:21:361578 本文详细描述了FPGA实现图像去雾的实现设计方案,采用暗通道先验算法实现,并利用verilog并行执行的特点对算法进行了加速;
2023-06-05 17:01:45862 电子发烧友网站提供《基于FPGA的窄带干扰抑制算法的实现方案.pdf》资料免费下载
2023-11-07 09:29:350 将再啰嗦一次,详解从均值滤波到非局部均值滤波算法的原理及实现方式。 细数主要的2D降噪算法,如下图所示,从最基本的均值滤波到相对最好的BM3D降噪,本文将尽量用最同属的语言,详解这些算法的实现流程,并给予一定的 FPGA 加速实现的实现
2023-12-19 16:30:02242
评论
查看更多