电子发烧友App

硬声App

0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

电子发烧友网>接口/总线/驱动>接口/总线/驱动>基于Virtex-6 FPGA的双缓冲模式PCIe总线设计方案和实现

基于Virtex-6 FPGA的双缓冲模式PCIe总线设计方案和实现

123下一页全文

本文导航

收藏

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论

查看更多

相关推荐

基于FPGA的I2C SLAVE模式总线设计方案

本文以标准的I2C 总线协议为基础,提出了一种基于FPGA的I2C SLAVE 模式总线设计方案方案主要介绍了SLAVE 模式的特点。给出了设计的原理框图和modelsim 下的行为仿真时序
2014-02-26 11:39:1312337

基于双缓冲与单缓冲比较总线设计方案

本文介绍了软件无线电平台中基于FPGA的双缓冲模式PCIExpress(PCIE总线的设计与实现。设计了基于XilinxVirtex-6FPGA的通用软件无线电平台,开发了基于Linux系统
2014-03-26 10:05:361263

204-基于Xilinx Virtex-6 XC6VLX240T 和TI DSP TMS320C6678的信号处理板

FPGA与一片DSP连接EMIF总线与中断资源每片Virtex-6 FPGA对VPX连接28bit LVDS每片Virtex-6 FPGA对VPX连接12bit LVCMOS-18每片Virtex-6
2015-05-19 17:34:31

3-基于TMS320C6678+XC6VSX315T的6U VPX高速数据处理平台

FPGA Virtex-6 XC6VSX315T;两片Virtex-6 FPGA直接通过40bit LVDS以及8X GTX互联每片Virtex-6 FPGA与一片DSP连接EMIF总线与中断资源每片
2015-05-12 11:23:29

3-基于TMS320C6678+XC6VSX315T的6U VPX高速数据处理平台

FPGA Virtex-6 XC6VSX315T;两片Virtex-6 FPGA直接通过40bit LVDS以及8X GTX互联每片Virtex-6 FPGA与一片DSP连接EMIF总线与中断资源每片
2015-09-11 15:01:12

3-基于TMS320C6678+XC6VSX315T的6U VPX高速数据处理平台

FPGA Virtex-6 XC6VSX315T;两片Virtex-6 FPGA直接通过40bit LVDS以及8X GTX互联每片Virtex-6 FPGA与一片DSP连接EMIF总线与中断资源每片
2015-09-14 14:00:05

3-基于Xilinx Virtex-6 XC6VSX315T 和TI DSP TMS320C6678的VPX架构信号处.-

通过40bit LVDS以及8X GTX互联每片Virtex-6 FPGA与一片DSP连接EMIF总线与中断资源每片Virtex-6 FPGA对VPX连接28bit LVDS每片Virtex-6
2014-05-30 11:36:40

6槽位PCIe扩展坞

``6槽位PCIe扩展坞一、功能PCIE3-1605扩展系统是6槽位扩展系统,采用PCIe Gen3 Multi-Root Switch,系统支持6PCIe X16 插槽,其中一个上行连接
2017-07-13 17:19:15

FPGA提供快速、简单、零风险的成本降低方案

FPGA提供快速、简单、零风险的成本降低方案赛灵思 赛灵思EasyPath-6 FPGA仅六周即可针对高性能Virtex-6 FPGA提供快速、简单、零风险的成本降低方案赛灵思公司 (Xilinx
2012-08-11 18:17:16

FPGA缓冲模式PCI Express总线该怎么设计?

近年来软件无线电(SDR)得到了飞速的发展,在很多领域已显示出其优越性。本文的项目背景是通过软件无线电方式实现数字音频广播(DAB)的基带信号处理,这要求软件无线电平台具有高速实时数字信号处理与传输能力。高速可编程逻辑器件(FPGA)和丰富的IP核提供了能高效实现软件无线电技术的理想平台。
2019-09-18 08:34:36

PCIE总线FPGA设计方法

`PCIE总线FPGA设计方法`
2015-10-30 14:30:52

VIRTEX-6中的“Read before Write”有问题吗?

VIRTEX-6中的“Read before Write”有问题吗?
2020-03-17 10:25:15

Virtex-6 FPGA主要特性有哪些?

Virtex-6 FPGA主要特性有哪些?
2021-05-25 06:31:24

Virtex-6 FPGA连接功能套件中的512 MB DDR3 SODIMM部件号是什么?

嗨,我订购了Xilinx的Virtex-6 FPGA连接功能套件。我能否知道其中512 MB DDR3 SODIMM的部件号。谢谢
2019-08-26 14:00:59

Virtex-6有专用的clkout(PLL输出)引脚吗?

你好。如今,我设计了使用Virtex-6的主板。我想知道Virtex-6是否有专用的PLL输出引脚(clkout引脚)。我检查了Virtex-6系列概述Virtex-6 FPGA时钟资源用户指南
2020-06-12 10:05:21

Virtex-6电源去耦的疑问如何解答

你好,在阅读Virtex-6 PCB设计UG(ug373)和http://forums.xilinx.com/t5/Virtex-Family-FPGA
2020-06-15 16:27:01

Virtex-6的隔离设计流程是怎样

嗨,XilinxIDF站点表明IDF仅支持Virtex-4,Virtex-5,Spartan-6和7系列FPGA。我可以在Xilinx Virtex-6 FPGA上使用IDF吗?有没有人尝试过使用IDF和Virtex-6 FPGA?谢谢,季米特里斯
2020-07-08 15:56:53

Virtex 6 FPGA的目标阻抗值是什么?

嗨,我目前正在使用75K Virtex-6 FPGA(XC6VLX75T_FFG484)。如果我们看一下Virtex-6 FPGA PCB设计指南(ug373-ver 1.3.1)中的“PCB去耦
2020-06-18 15:30:22

virtex-6 FPGA中lvds接收器的输入电容能够测试我的发射器吗?

大家好这是我第一次发布东西,我正在设计一个lvds发射器,我需要知道virtex-6 FPGA中lvds接收器的输入电容能够测试我的发射器吗?我查看了数据手册,发现输入芯片电容为8pF,这与virtex-6中lvds接收器的输入电容相同。提前致谢易卜拉欣·艾哈迈德
2020-06-11 06:07:12

virtex-6 FPGA构建PCB板需要什么?

您好我希望你做得好公司为virtex-6 FPGA构建PCB板需要什么?BR
2020-04-07 14:22:25

virtex-6 FPGA的存储条件是什么

你好我搜索了virtex-6的数据表,但我找不到有关virtex-6XC6VLX240T-1FFG1156C FPGA的存储信息,我想保留一段时间,FPGA的最大值是多少?或者我在哪里可以找到相关信息?谢谢希望你的回答
2020-06-17 13:39:05

virtex-6 lx550t的配置时间是多少?

嗨,我需要对配置时间做一些澄清。使用所有可用的不同方法,virtex-6 lx550t的配置时间是多少?对于BPI来说就是这样137 Mb / 16位宽度/ 2 Mhz = 4.2对于SelectMap主站和从站怎么样?和SPI?您如何计算这些并且对于选择的地图而言,时钟速率不是显着更高,为什么?
2020-06-08 15:01:55

SRCC,VIRTEX-6的MRCC可以计时的频率是?

请让我知道SRCC,VIRTEX-6的MRCC可以计时的频率。以上来自于谷歌翻译以下为原文 Please let me know upto what frequency can SRCC,MRCC of VIRTEX-6 can be clocked.
2019-02-13 10:52:04

STM32串口是如何去使用乒乓缓冲模式

乒乓缓冲是什么意思?STM32串口是如何去使用乒乓缓冲模式的?
2021-12-07 06:07:44

XC2V1000-4FGG456C XILINX Virtex-II™ 系列介绍

  。使用第三代ASMBL™(先进的硅模块)架构,Virtex-6系列包含多个不同的子系列。基于采用第三代Xilinx ASMBL 架构的40nm制造工艺,Virtex-6 FPGA系列还拥有新一代开发工具
2013-09-06 16:28:27

Xilinx Virtex-6系列选型

Xilinx Virtex-6系列选型1 Xilinx公司Virtex-6 FPGA共有3个系列:Virtex-6 LXT – 高逻辑密度,高速串行收发器,高密度IOVirtex-6 HXT – 高
2012-02-28 14:56:59

使用Virtex-6 FPGA GTX收发器向导出现错误的解决办法?

嗨,我正在使用Virtex-6 FPGA GTX收发器向导,版本1.12。我使用Web包许可证进行模拟。device = xc6vlx75tdevicefamily = virtex6
2020-06-17 13:58:20

关于Virtex-6 FPGA时钟抖动的问题如何解决

嗨,我想知道Virtex-6 FPGA可以预期多少时钟抖动。我已经阅读了有关Virtex-6 FPGA的所有文档,但没有找到数值。我发现的唯一的事情是它具有低抖动但不低或数值。
2020-06-12 14:56:20

分享一种Virtex-6 FPGA光传输网络评估方案

本文介绍了Virtex-6 FPGA的主要特性,以及有线,无线和广播设备目标设计平台布局。
2021-05-25 07:01:26

基于 PCIE 总线的 4 路 10G 缓冲光纤通道适配器

Express 总线的 4 路 10G 缓冲光纤通道适配器,板卡具有 4 通道 SFP+万兆光纤接口,x8 PCIE 主机接口,具有 2 组 64 位 DDR3 SDRAM 作为高速缓存,可以实现
2017-03-11 14:05:16

基于FPGA缓冲模式PCI Express总线方案该怎么设计?

近年来软件无线电(SDR)得到了飞速的发展,在很多领域已显示出其优越性。本文的项目背景是通过软件无线电方式实现数字音频广播(DAB)的基带信号处理,这要求软件无线电平台具有高速实时数字信号处理与传输能力。高速可编程逻辑器件(FPGA)和丰富的IP核提供了能高效实现软件无线电技术的理想平台。
2019-09-18 08:17:18

基于FPGA的高速LVDS数据传输

AD接口:时钟对齐、根据帧同步实现串转并数据对齐.本人非常熟悉Virtex-5/Virtex-6/7 Series FPGA的内置SERDES模块,包括ISERDES,OSERDES,IODELAY
2014-03-01 18:47:47

基于Virtex-5 LXT FPGAPCIe端点该怎样去设计?

PCIe是什么?有什么核心优势?Xilinx的PCIe端点模块的显著优势包括哪些?基于Virtex-5 LXT FPGAPCIe端点该怎样去设计?
2021-05-26 06:39:11

基于TMS320C6678+XC6VSX315T的6U VPX高速数据处理平台

FPGA Virtex-6 XC6VSX315T;两片Virtex-6 FPGA直接通过40bit LVDS以及8X GTX互联每片Virtex-6 FPGA与一片DSP连接EMIF总线与中断资源每片
2015-01-26 11:08:28

基于ARM和FPGA的环形缓冲区接口设计方案

摘要:目前,基于ARM和FPGA架构的嵌入式系统在通信设备中得到广泛的应用。文章提出了一种基于ARM和FPGA的环形缓冲区接口设计方案,从而实现了ARM和FPGA之间的数据缓冲和速率匹配。实际测试
2019-05-30 05:00:03

基于VPX架构的6U VPX高速数据处理平台

EMIF总线与中断资源每片Virtex-6 FPGA对VPX连接28bit LVDS每片Virtex-6 FPGA对VPX连接12bit LVCMOS-18每片Virtex-6 FPGA对VPX连接8X
2018-08-24 11:27:42

如何使用Virtex-6 FPGA在ADC和FPGA之间实现LVDS接口?

我正在使用Virtex-6 FPGA在ADC和FPGA之间实现LVDS接口。我根据下图设计了一个项目(取自xapp1071.pdf - 第6页):当我尝试生成比特流文件(生成编程文件)时,我收到
2020-06-14 17:33:02

如何利用PCIe DMA总线实现一个基于FPGAPCIe 8位数据采集卡?

PCIe总线通信过程是怎样的?是什么原理?如何利用PCIe DMA总线实现一个基于FPGAPCIe 8位数据采集卡?
2021-09-17 07:16:03

如何对单缓冲模式的ADC+DMA如何进行配置

怎样去操作单缓冲模式的ADC+DMA呢?如何对单缓冲模式的ADC+DMA如何进行配置?
2021-10-18 09:29:37

如何将Aurora与Virtex-6 LX240t配合使用

嗨,我正在尝试将Aurora与Virtex-6 LX240t配合使用。示例设计是由核心生成器(11.5和12.1)生成的测试代码。当我使用环回模式(近端PCS和PMA)进行测试时,两者都能正常工作
2020-06-02 13:14:40

如何通过HTG-V6-PCIExpress板控制的赛普拉斯USB 2.0访问Virtex-6 FPGA

“HTG-V6-PCIE”。赛普拉斯CY7C67300 EZ-Host™可编程嵌入式USB Hostand外设控制器提供USB 2.0接口。是否可以通过赛普拉斯USB配置Virtex-6 FPGA?当我尝试
2020-07-08 07:17:34

对于Virtex-6和用于FPGA的新7个系列没有任何类型或硬处理器是为什么?

喜对于Virtex-6和用于FPGA的新7个系列,我没有任何类型或硬处理器,为什么?有没有计划加入新的硬处理器,如果是这样,什么样的处理器?谢谢
2020-06-08 16:33:35

Virtex-6的最低抖动时钟转发方法?

时钟线的简单方法来为FPGA外部的时钟供电。使用Virtex-6,我听说有一个新的“高性能”时钟(HPC),具有低抖动,用于将时钟直接从MMCM转发到IO。在计时资源用户指南(第34页)中,有人说
2020-06-10 16:36:37

求一款在PCI总线上利用FPGA技术设计PCI总线接口的设计方案

PCI总线特点及开发现状PCI接口配置空间的实现求一款在PCI总线上利用FPGA技术设计PCI总线接口的设计方案
2021-04-15 06:17:20

求助,VIRTEX-6的以太网IP核

图片里面,virtex-6 Embedded Tri -mode Ethernet MAC Wrapper 和Tri mode Ethernet分别是用来做什么的呢?
2017-09-14 14:56:18

用于 Xilinx Virtex-6 FPGA 的电源管理参考设计 (1.1V (3.45A))

`描述PMP5098 是一个多输出电源模块,可为 Virtex-6 HXT 表征板上的高速 Xilinx GTH (11.2Gbps) 串行收发器提供所有必需的电压轨。四个输出轨:1.1V (6
2015-04-09 11:10:48

用于 Xilinx Virtex-6 FPGA 的电源管理参考设计 (1.1V (5.1A))

`描述PMP5098 是一个多输出电源模块,可为 Virtex-6 HXT 表征板上的高速 Xilinx GTH (11.2Gbps) 串行收发器提供所有必需的电压轨。四个输出轨:1.1V (6
2015-04-09 11:53:31

用于 Xilinx Virtex-6 FPGA 的电源管理参考设计 (1.2V (1.5A))

`描述PMP5098 是一个多输出电源模块,可为 Virtex-6 HXT 表征板上的高速 Xilinx GTH (11.2Gbps) 串行收发器提供所有必需的电压轨。四个输出轨:1.1V (6
2015-04-09 10:24:24

用于 Xilinx Virtex-6 FPGA 的电源管理参考设计 (1.8V (2.6A))

`描述PMP5098 是一个多输出电源模块,可为 Virtex-6 HXT 表征板上的高速 Xilinx GTH (11.2Gbps) 串行收发器提供所有必需的电压轨。四个输出轨:1.1V (6
2015-04-09 10:56:28

用于Virtex-6的PCB去耦电容是什么

在ug373“Virtex-6 FPGA PCB设计指南”v1.3中,不需要用于Vccaux和Vcco的去耦电容(表2-1至2-2),而在我读过的早期版本中,数字并非都是零(我不记得确切的数字)。这些0与ug373以及ML605原理图中的以下描述相矛盾。对此有什么正确的答案?
2020-06-08 11:03:50

请问VIRTEX-6 FPGA的I / O支持的最大数据速率是多少?

VIRTEX-6 FPGA的I / O支持的最大数据速率是多少?我想在Virtex-6的I / O接收625MSPS的数据。这可以实现吗?
2020-07-13 09:45:20

请问virtex-6 FPGA是否有SRIO引脚,哪个引脚可以配置为SRIO?

你好我对DSP和SRIO之间的通信感兴趣。有人知道virtex-6 FPGA是否有srio引脚,以及如何配置?
2020-06-14 14:22:51

请问如何估算Virtex-6的实际功耗?

我在ML605板(Virtex-6)上实现了一个系统。现在我正在尝试测量FPGA的功耗。有什么建议吗?非常感谢。p.s不是ISE中的XPower
2020-06-12 08:16:37

赛灵思Virtex-6 HXT FPGA ML630提供参考时钟电路图

赛灵思Virtex-6 HXT FPGA ML630评估套件采用SiTime电子发烧友振具体型号为:SIT9102AI-243N25E200.0000,而目前针对这一型号sitime推出了抖动更低
2014-11-17 15:07:35

赛灵思高性能40nm Virtex-6 FPGA系列通过全生产验证

【来源】:《电子设计工程》2010年02期【摘要】:<正>赛灵思公司与联华电子共同宣布,采用联华电子高性能40nm工艺的Virtex-6FPGA,已经完全通过生产前的验证
2010-04-24 09:06:05

针对virtex-6有多少Pinout微光泽?

针对virtex-6有多少Pinout微光泽?或者如何在Xilinx XPS / EDK中为virtex-6获得确切数量的微纤维I / O引脚?
2020-05-08 09:32:11

Virtex-6 FPGA GTX收发 User Guide

Virtex-6 FPGA GTX收发 User Guide:This document shows how to use the GTX transceivers in Virtex
2009-12-31 17:05:2825

Virtex-6 的HDL设计指南

针对Virtex-6 给出了HDL设计指南,其中,赛灵思为每个设计元素给出了四个设计方案元素,并给出了Xilinx认为是最适合你的解决方案。这4个方案包括:实例,推理,CORE Generator或者其
2010-11-02 15:15:4940

TI用于Virtex-6FPGA微型电源解决方案

TI用于Virtex-6 FPGA的微型电源解决方案:本应用报告介绍了新的集成式FET DC/DC 转换器如何以尺寸极小且节省电路板空间的设计来满足Xilinx新型高性能FPGA 的电源要求。如今的高性能
2010-12-11 15:24:5045

用Spartan-6和Virtex-6设计——赛灵思培训课程

此课程将教会你:1)描述Spartan-6 和Virtex-6 FPGA的6输入LUT和CLB建设的所有功能;2)指定Spartan-6 和Virtex-6的CLB资源和可用的Slice配置;3)定义可用的RAM和DSP资源块;4)正确设计I/O块和S
2010-12-14 15:09:480

赛灵思最新一代Virtex-6 FPGA系列兼容PCI Ex

赛灵思最新一代Virtex-6 FPGA系列兼容PCI Express 2.0标准 赛灵思公司宣布其最新一代Virtex-6 FPGA系列兼容PCI Express 2.0标准,与前一代产品系列相比功耗降低
2009-07-29 14:39:46846

赛灵思最新一代Virtex-6 FPGA系列兼容PCI Ex

赛灵思最新一代Virtex-6 FPGA系列兼容PCI Express 2.0标准 赛灵思公司宣布其最新一代Virtex-6 FPGA系列兼容PCI Express 2.0标准,与前一代产品系列相比功耗降低50%,与竞争产品相
2009-11-11 16:46:51816

赛灵思推出最新Virtex-6/Spartan-6 FPGA

赛灵思推出最新Virtex-6/Spartan-6 FPGA 连接开发套件 近日,赛灵思公司(Xilinx, Inc. )宣布推出最新Virtex-6 和 Spartan-6 FPGA连接开发套件,该套件将为客户提供一个综合的、易用的
2009-12-15 08:42:01978

赛灵思40nm Virtex-6 FPGA系列通过全生产验证

赛灵思40nm Virtex-6 FPGA系列通过全生产验证 全球可编程逻辑解决方案领导厂商赛灵思公司(Xilinx, Inc. )与全球领先的半导体代工厂商联华电子( UMC (NYSE: UMC; TSE: 2303))今天共
2010-01-22 09:59:51716

赛灵思高性能40nm Virtex-6 FPGA系列即将转入

赛灵思高性能40nm Virtex-6 FPGA系列即将转入量产 赛灵思公司(Xilinx, Inc.)与联华电子(UMC)今天共同宣布,采用联华电子高性能40nm工艺的Virtex-6 FPGA,已经完全通过生产前的验
2010-01-26 08:49:17851

Virtex-6 FPGA ML605开发评估技术方案

Virtex-6 FPGA ML605开发评估技术方案 Virtex-6 FPGA是Xilinx公司的目标设计平台,提供集成的软件和硬件,有利于设计集中力量进性产品创新. Virtex-6系列包括LXT, SXT和HXT子系列,适
2010-04-22 18:07:583615

安富利推出Xilinx Virtex-6 FPGA DSP开

安富利推出Xilinx Virtex-6 FPGA DSP开发工具套件安富利公司旗下运营机构安富利电子元件宣布推出Xilinx Virtex -6 FPGA DSP开发工具套件。这套件是为DSP设计而打造,是Xilinx目标设计平
2010-04-24 09:56:311331

PCIE总线FPGA设计方法

PCIE与PCI、K1.X等总线技术进行比较,分析它的技术特性和优势,剖析数据包在各层中的流动过程。/并且详细阐述基于FPGA的两种盯行性实现方案,即采用第三方PHY接口器件和低成本
2011-08-31 17:42:49154

Virtex-7 2000T_Virtex-7 2000T FPGA构架优势

Virtex-7 2000T FPGA的容量是市场同类最大28nm器件的2倍,而且比赛灵思最大型Virtex-6 FPGA大2.5倍。虽然2000T由4个切片组成,但它仍然保持着传统FPGA的使用模式,设计人员可通过赛灵思工具流程
2011-10-26 09:11:302795

Virtex-6 FPGA ML630光传输网络(OTN)评估方案的特性与优势

Xilinx公司的Virtex-6 FPGA包括Virtex-6 LXT FPGAVirtex-6 SXT FPGAVirtex-6 HXT FPGA三个亚系列,采用40nm
2017-11-24 16:26:401918

软件无线电中双缓冲模式PCIE总线的设计与实现

置能力;另外,单片FPGA降低了成本和电路复杂程度,更符合片上系统(SoC)的设计思想。本文采用Xilinx公司Virtex6 FPGAPCIE集成块,实现缓冲模式的高速PCIE接口设计。
2018-07-25 11:01:001376

spartan-6/6L和Virtex-6的器件库下载

spartan-6/6L和Virtex-6的器件库
2018-02-05 12:04:3728

Xilinx Virtex-6 FPGA的PCI Express技术演示

Virtex®-6 FPGA内置支持PCIExpress®Gen2兼容接口。 本视频介绍了在ML605评估套件上运行的用于PCI Express技术的Virtex-6 FPGA集成模块的三个演示。
2018-11-22 06:30:002820

virtex-6 FPGA的CES勘误表资料免费下载

本文档的主要内容详细介绍的是virtex-6 FPGA LX760、LX550T、LX365T、LX240T、LX195T、LX130T、SX475T和SX315T CES勘误表。
2019-02-19 10:47:145

virtex-6 FPGA GTH收发器的用户指南资料免费下载

本章介绍virtex-6 FPGA GTH收发器向导,并提供相关信息,包括其他资源、技术支持和向xilinx提交反馈。向导自动执行创建HDL包装器的任务,以配置virtex-6设备中的高速串行GTH收发器。
2019-02-20 09:35:454

VIRTEX-6 FPGA的数据表和直流和开关特性说明

virtex-6 fpgas有-3、-2、-1和-1L速度等级,其中-3的性能最高。VIRTEX-6 FPGA的直流和交流特性在商用、扩展、工业和军用温度范围中均有规定。除非另有说明
2019-02-21 11:55:025

Virtex-6FPGA的eMMC控制器设计资料

介绍了eMMC 芯片的技术特点、工作原理,以及控制器的设计方案。该设计基于Xilinx公司的Virtex-6系列FPGA芯片,实现了控制器的设计方案,并给出了仿真结果,验证了该设计方案的可行性。此外,该设计均采用硬件逻辑实现,具有速度快、通用性强、可靠性高的特点。
2021-10-15 18:00:245

Virtex-6 FPGA中使用全数字VCXO替换技术实现三倍速率SDI直通

电子发烧友网站提供《在Virtex-6 FPGA中使用全数字VCXO替换技术实现三倍速率SDI直通.pdf》资料免费下载
2023-09-14 14:52:173

已全部加载完成