资料介绍
Recently, a number of LDPC decoder architectures have
been proposed [3]- [8]. These architectures have implemented
the widely used Sum Product Algorithm with various approaches
to satisfy throughput and hardware requirements. The
need for large hardware resources is a significant problem
in the implementation of an LDPC decoder. Mostly, serial
architectures that require lesser hardware than parallel implementations
are used. In [4] and [5] a memory efficient turbo
decoding algorithm for LDPC codes is proposed. In [11] the
issues relating to the implementation of a min-sum LDPC decoder
is explored. In [2] an offset min-sum algorithm offering
tradeoff between performance and complexity is explored to
save extrinsic message memory. In [1] an approximate min
constraint for check node update is proposed. The approximation
is exploited by the decoder to reduce hardware for check
node computation units without any noticeable degradation
in bit error rate performance. We observe that the bulk of
hardware requirement for the serial LDPC decoder lies in
the memory used for storing the extrinsic values(check to
bit or bit to check) and hence attempt to reduce it. The
proposed modification to the SPA explained in section III
is identical to the one proposed in [1] but we implement
the approximation in log-tanh domain to facilitate our serial
decoder architecture. The proposed decoder stores only few
bit to check messages which is very efficient when compared
to architectures proposed in [6], [7] which store all the bit
to check messages and also check to bit messages. When
compared to the serial decoder [2] our design stores
lesser number of extrinsic values and requires lesser memory
to store intermediate partial sums. The proposed decoder is
explained in section IV.
- 基于FPGA的800Mbps准循环LDPC码译码器 26次下载
- 如何使用FPGA实现跳频系统中的Turbo码译码器 5次下载
- 如何使用FPGA实现结构化LDPC码的高速编译码器 12次下载
- 如何使用FPGA实现高吞吐量低存储量的LDPC码译码器 9次下载
- 使用FPGA实现800Mbps准循环LDPC码译码器的详细资料说明 9次下载
- 非规则LDPC码译码改进算法概述及DSP的实现分析 0次下载
- 高速通用LDPC码译码技术 0次下载
- 基于FPGA的RS码译码器的设计 68次下载
- 集成SNR估计的LDPC码译码器的设计与实现
- 高码率LDPC码译码器的优化设计与实现
- 适用于准循环LDPC码译码器的新型循环移位置换结构设计
- VSPC-LDPC串行级联码的结构与性能分析
- IEEE 802.16e中LDPC译码器的实现
- 基于FPGA 的(3,6)LDPC 码并行译码器设计与实现
- LDPC码与RS码的联合迭代译码
- 译码器的逻辑功能和使用方法 7562次阅读
- 基于Verilog的经典数字电路设计(5)译码器 1318次阅读
- 二进制译码器和二-十进制译码器讲解 1.6w次阅读
- 设计分享|74HC154译码器实现流水灯 1699次阅读
- 74LS138译码器实现流水灯的控制 6404次阅读
- 单片机里的译码器是如何工作的有什么样的作用 4785次阅读
- 基于XC6SLX16-2CSG-324型FPGA实现Viterbi译码器的设计 1588次阅读
- 译码器:做一个简单的六进制技术电路 7746次阅读
- 通过利用FPGA器件和EP1s25F672I7芯片实现LDPC码编码器的设计 1603次阅读
- 基于多元LDPC码迭代编码算法的混合校验矩阵构造算法 4633次阅读
- 译码器的分类和应用 4.1w次阅读
- 译码器的逻辑功能_译码器的作用及工作原理 11.3w次阅读
- 74ls138译码器的级联电路分析 8.7w次阅读
- 基于二分图构造LDPC码的校验矩阵算法及性能分析 4929次阅读
- 基于FPGA 的LDPC 码编译码器联合设计 4234次阅读
下载排行
本周
- 1电子电路原理第七版PDF电子教材免费下载
- 0.00 MB | 1490次下载 | 免费
- 2单片机典型实例介绍
- 18.19 MB | 92次下载 | 1 积分
- 3S7-200PLC编程实例详细资料
- 1.17 MB | 27次下载 | 1 积分
- 4笔记本电脑主板的元件识别和讲解说明
- 4.28 MB | 18次下载 | 4 积分
- 5开关电源原理及各功能电路详解
- 0.38 MB | 10次下载 | 免费
- 6基于AT89C2051/4051单片机编程器的实验
- 0.11 MB | 4次下载 | 免费
- 7蓝牙设备在嵌入式领域的广泛应用
- 0.63 MB | 3次下载 | 免费
- 89天练会电子电路识图
- 5.91 MB | 3次下载 | 免费
本月
- 1OrCAD10.5下载OrCAD10.5中文版软件
- 0.00 MB | 234313次下载 | 免费
- 2PADS 9.0 2009最新版 -下载
- 0.00 MB | 66304次下载 | 免费
- 3protel99下载protel99软件下载(中文版)
- 0.00 MB | 51209次下载 | 免费
- 4LabView 8.0 专业版下载 (3CD完整版)
- 0.00 MB | 51043次下载 | 免费
- 5555集成电路应用800例(新编版)
- 0.00 MB | 33562次下载 | 免费
- 6接口电路图大全
- 未知 | 30320次下载 | 免费
- 7Multisim 10下载Multisim 10 中文版
- 0.00 MB | 28588次下载 | 免费
- 8开关电源设计实例指南
- 未知 | 21539次下载 | 免费
总榜
- 1matlab软件下载入口
- 未知 | 935053次下载 | 免费
- 2protel99se软件下载(可英文版转中文版)
- 78.1 MB | 537791次下载 | 免费
- 3MATLAB 7.1 下载 (含软件介绍)
- 未知 | 420026次下载 | 免费
- 4OrCAD10.5下载OrCAD10.5中文版软件
- 0.00 MB | 234313次下载 | 免费
- 5Altium DXP2002下载入口
- 未知 | 233045次下载 | 免费
- 6电路仿真软件multisim 10.0免费下载
- 340992 | 191183次下载 | 免费
- 7十天学会AVR单片机与C语言视频教程 下载
- 158M | 183277次下载 | 免费
- 8proe5.0野火版下载(中文版免费下载)
- 未知 | 138039次下载 | 免费
评论
查看更多