资料介绍
我采用XC4VSX35或XC4VLX25 FPGA来连接DDR2 SODIMM和元件。SODIMM内存条选用MT16HTS51264HY-667(4GB),分立器件选用8片MT47H512M8。设计目标:当客户使用内存条时,8片分立器件不焊接;当使用直接贴片分立内存颗粒时,SODIMM内存条不安装。请问专家:
1、在设计中,先用Xilinx MIG工具生成DDR2的Core后,管脚约束文件是否还可更改?若能更改,则必须要满足什么条件下更改?生成的约束文件中,ADDR,data之间是否能调换? 2、对DDR2数据、地址和控制线路的匹配要注意些什么?通过两只100欧的电阻分别连接到1.8V和GND进行匹配 和 通过一只49.9欧的电阻连接到0.9V进行匹配,哪种匹配方式更好? 3、V4中,PCB LayOut时,DDR2线路阻抗单端为50欧,差分为100欧?Hyperlynx仿真时,那些参数必须要达到那些指标DDR2-667才能正常工作? 4、 若使用DDR2-667的SODIMM内存条,能否降速使用?比如降速到DDR2-400或更低频率使用? 5、板卡上有SODIMM的插座,又有8片内存颗粒,则物理上两部分是连在一起的,若实际使用时,只安装内存条或只安装8片内存颗粒,是否会造成信号完成性的影响?若有影响,如何控制? 6、SODIMM内存条(max:4GB)能否和8片分立器件(max:4GB)组合同时使用,构成一个(max:8GB)的DDR2单元?若能,则布线阻抗和FPGA的DCI如何控制?地址和控制线的TOP图应该怎样? 7、DDR2和FPGA(VREF pin)的参考电压0.9V的实际工作电流有多大?工作时候,DDR2芯片是否很烫,一般如何考虑散热? 8、由于多层板叠层的问题,可能顶层和中间层的铜箔不一样后,中间的夹层后度不一样时,也可能造成阻抗的不同。请教DDR2-667的SODIMM在8层板上的推进叠层?
1、在设计中,先用Xilinx MIG工具生成DDR2的Core后,管脚约束文件是否还可更改?若能更改,则必须要满足什么条件下更改?生成的约束文件中,ADDR,data之间是否能调换? 2、对DDR2数据、地址和控制线路的匹配要注意些什么?通过两只100欧的电阻分别连接到1.8V和GND进行匹配 和 通过一只49.9欧的电阻连接到0.9V进行匹配,哪种匹配方式更好? 3、V4中,PCB LayOut时,DDR2线路阻抗单端为50欧,差分为100欧?Hyperlynx仿真时,那些参数必须要达到那些指标DDR2-667才能正常工作? 4、 若使用DDR2-667的SODIMM内存条,能否降速使用?比如降速到DDR2-400或更低频率使用? 5、板卡上有SODIMM的插座,又有8片内存颗粒,则物理上两部分是连在一起的,若实际使用时,只安装内存条或只安装8片内存颗粒,是否会造成信号完成性的影响?若有影响,如何控制? 6、SODIMM内存条(max:4GB)能否和8片分立器件(max:4GB)组合同时使用,构成一个(max:8GB)的DDR2单元?若能,则布线阻抗和FPGA的DCI如何控制?地址和控制线的TOP图应该怎样? 7、DDR2和FPGA(VREF pin)的参考电压0.9V的实际工作电流有多大?工作时候,DDR2芯片是否很烫,一般如何考虑散热? 8、由于多层板叠层的问题,可能顶层和中间层的铜箔不一样后,中间的夹层后度不一样时,也可能造成阻抗的不同。请教DDR2-667的SODIMM在8层板上的推进叠层?
下载该资料的人也在下载
下载该资料的人还在阅读
更多 >
- DDR2与DDR的区别 0次下载
- DDR和DDR2与DDR3的设计资料总结 0次下载
- 如何使用USB2.0和DDR2进行数据采集系统设计与FPGA实现资料概述 20次下载
- TMS320C6474 DDR2 实施指南 7次下载
- 基于FPGA和DDR2的北斗导航信号模拟 8次下载
- DDR2的PCB设计问题解决 22次下载
- Xilinx DDR2存储器接口调试代码 27次下载
- DDR2 Controller 24次下载
- DDR2规范中文版 0次下载
- DDR和DDR2 DDR3 区别在那里 36次下载
- ISS DDR2 设计指导 0次下载
- 基于FPGA的DDR2 SDRAM存储器用户接口设计 238次下载
- DDR2 Layout指导手册 0次下载
- 基于FPGA与DDR2的ADC采样数据缓冲器设计 139次下载
- 基于Spartan-3A的DDR2接口数据采集
- DDR1/2/3数据预取技术原理详解 3729次阅读
- DDR、DDR2、DDR3、DDR4、LPDDR的区别 7050次阅读
- digilentAnvyl:Spartan-6 FPGA训练板介绍 3647次阅读
- Spartan-3的FPGA与DDR2 SDRAM的接口实现 1949次阅读
- DDR的布线问题讨论 4604次阅读
- 完整的DDR电源解决方案LTC3876 1120次阅读
- DDR2与DDR的区别,DDR3与DDR2的区别 1.5w次阅读
- DDR的种类和发展简史 1.5w次阅读
- DRAM、SDRAM及DDR SDRAM之间的概念详解 9.2w次阅读
- DDR2和DDR3在印制线路板(PCB)时信号完整性和电源完整性方案 2824次阅读
- Intel发布全球首款集成HBM2显存的FPGA,10倍于独立DDR2显存 1603次阅读
- 采用FPGA与IP来实现DDR RAM控制和验证的方法 3838次阅读
- Xilinx DDR2 IP 核控制器设计方案介绍与实现 5076次阅读
- 高速图像处理系统中DDR2-SDRAM接口的设计 5221次阅读
- DDR2和DDR3内存的创新电源方案 5298次阅读
下载排行
本周
- 1开关电源设计原理手册
- 1.83 MB | 4次下载 | 免费
- 2PL4807单节锂离子电池充电器中文手册
- 1.36 MB | 2次下载 | 免费
- 3智能小车proteus仿真+C源程序
- 0.02 MB | 1次下载 | 免费
- 4TMR技术在电流传感器中的应用
- 616.47 KB | 1次下载 | 免费
- 5BQ769142技术参考手册
- 2.99MB | 1次下载 | 免费
- 6CBM8605_8606_8608-运算放大器【中文排版】-202406271735
- 2.70 MB | 1次下载 | 免费
- 701-07-06-CBM8655_CBM8656精密运算放大器
- 4.49 MB | 1次下载 | 免费
- 8LLC 电路基本原理分析及公式推导
- 551.94 KB | 1次下载 | 免费
本月
- 1XL4015+LM358恒压恒流电路图
- 0.38 MB | 155次下载 | 1 积分
- 2PCB布线和布局电路设计规则
- 0.40 MB | 45次下载 | 免费
- 3GB/T4706.1-2024 家用和类似用途电器的安全第1部分:通用要求
- 7.43 MB | 14次下载 | 1 积分
- 4智能门锁原理图
- 0.39 MB | 13次下载 | 免费
- 5JESD79-5C_v1.30-2024 内存技术规范
- 2.71 MB | 10次下载 | 免费
- 6elmo直线电机驱动调试细则
- 4.76 MB | 9次下载 | 6 积分
- 7WIFI智能音箱原理图完整版
- 0.09 MB | 7次下载 | 10 积分
- 8PC1013三合一快充数据线充电芯片介绍
- 1.03 MB | 7次下载 | 免费
总榜
- 1matlab软件下载入口
- 未知 | 935115次下载 | 10 积分
- 2开源硬件-PMP21529.1-4 开关降压/升压双向直流/直流转换器 PCB layout 设计
- 1.48MB | 420061次下载 | 10 积分
- 3Altium DXP2002下载入口
- 未知 | 233084次下载 | 10 积分
- 4电路仿真软件multisim 10.0免费下载
- 340992 | 191367次下载 | 10 积分
- 5十天学会AVR单片机与C语言视频教程 下载
- 158M | 183333次下载 | 10 积分
- 6labview8.5下载
- 未知 | 81581次下载 | 10 积分
- 7Keil工具MDK-Arm免费下载
- 0.02 MB | 73806次下载 | 10 积分
- 8LabVIEW 8.6下载
- 未知 | 65985次下载 | 10 积分
评论
查看更多