资料介绍
The CY7C1347G is a 3.3 V, 128K × 36 synchronous pipelined SRAM designed to support zero-wait-state secondary cache with minimal glue logic. CY7C1347G I/O pins can operate at either the 2.5 V or the 3.3 V level. The I/O pins are 3.3 V tolerant when VDDQ = 2.5 V. All synchronous inputs pass through input registers controlled by the rising edge of the clock. All data outputs pass through output registers controlled by the rising edge of the clock. Maximum access delay from the clock rise is 2.6 ns (250 MHz device)。 CY7C1347G supports either the interleaved burst sequence used by the Intel Pentium processor or a linear burst sequence used by processors such as the PowerPC. The burst sequence is selected through the MODE pin. Accesses can be initiated by asserting either the address strobe from processor (ADSP) or the address strobe from controller (ADSC) at clock rise. Address advancement through the burst sequence is controlled by the ADV input. A 2-bit on-chip wraparound burst counter captures the first address in a burst sequence and automatically increments the address for the rest of the burst access. Byte write operations are qualified with the four Byte Write Select (BW[A:D]) inputs. A global write enable (GW) overrides all byte write inputs and writes data to all four bytes. All writes are conducted with on-chip synchronous self timed write circuitry. Three synchronous chip Selects (CE1, CE2, CE3) and an asynchronous output enable (OE) provide for easy bank selection and output tristate control. To provide proper data during depth expansion, OE is masked during the first clock of a read cycle when emerging from a deselected state. For a complete list of related documentation, click here.
- 18兆位DCD同步SRAM的流水线cy7c1386d 4次下载
- cy62136ev30 mobl® 2兆位(128K的×16)静态RAM 11次下载
- cy7c1354c 9-mbit流水线结构的SRAM™诺伯 4次下载
- cy7c1353g 4兆位(256K SRAM×18)流过诺博™架构 3次下载
- CY7C1350G 4兆位流水线结构的SRAM™诺伯 2次下载
- cy7c1370dv25/cy7c1372dv25,18-mbit 流水线SRAM 诺博(TM)体系结构 4次下载
- cy7c1381d 18兆位(512K的×36/1M×18) 流通过SRAM 5次下载
- cy7c1360c 9-mbit流水线SRAM 14次下载
- y7c1383f 18兆位(512K的×36/1M×18)流过的SRAM 3次下载
- cy7c1345g 4兆位(128K的×36)通过同步SRAM的流程 8次下载
- cy62137fv30 mobl® 2兆位(128 K×16)静态RAM 4次下载
- CY7C1380D-167AXC,18兆位(512K的×36/1M×18)流水线SRAM 2次下载
- cy7c1440av33,36-mbit(1M×36)流水线同步SRAM 6次下载
- 72兆位的流水线结构的SRAM™诺伯CY7C1472V25-200AXC 9次下载
- 72兆位流水线结构的SRAM™诺伯CY7C1470V33-167AXI 12次下载
- 新版本Jenkins推荐使用声明式流水线 603次阅读
- 运动控制器如何快速实现单轴/多轴同步跟随功能? 2040次阅读
- Google GPipe为代表的流水线并行范式 890次阅读
- 如何通过Vivado Synthesis中的URAM矩阵自动流水线化来实现最佳时序性能 1436次阅读
- 一个典型的流水线设计 1093次阅读
- 报文解析规则定义 流水线划分提取方案 809次阅读
- 采用28纳米CMOS技术的12-b 10-GS/s交错式流水线ADC 2095次阅读
- CPU流水线优缺点 3908次阅读
- 一文详细了解流水线设计 4608次阅读
- FPGA中流水线的原因和方式 5707次阅读
- 流水线设计的思想介绍与设计实例 7896次阅读
- OYES 200系列PLC在瓶装流水线中的应用 1215次阅读
- 浅谈GPU的渲染流水线实现 3757次阅读
- 一文读懂处理器流水线 2.2w次阅读
- 新型流水线实现高速低功耗ADC的原理及方法 4426次阅读
下载排行
本周
- 1PCB板EMC/EMI的设计技巧
- 0.20 MB | 3次下载 | 免费
- 22024PMIC市场洞察
- 2.23 MB | 2次下载 | 免费
- 3UC3842工作原理及开关电源电路
- 0.08 MB | 1次下载 | 免费
- 4JFG-AS02微量程扭矩传感器数据表
- 0.32 MB | 1次下载 | 免费
- 5JFG-3D02三维力传感器数据表
- 0.58 MB | 1次下载 | 免费
- 6LTH7充电电路和锂电池升压5V输出电路原理图
- 0.04 MB | 1次下载 | 免费
- 7TMR技术在电流传感器中的应用
- 616.47 KB | 1次下载 | 免费
- 8LM5157-Q1反激式转换器评估模块
- 3.18MB | 次下载 | 免费
本月
- 1XL4015+LM358恒压恒流电路图
- 0.38 MB | 148次下载 | 1 积分
- 2新概念模拟电路第四册信号处理电路电子书免费下载
- 10.69 MB | 65次下载 | 免费
- 3PCB布线和布局电路设计规则
- 0.40 MB | 30次下载 | 免费
- 4智能门锁原理图
- 0.39 MB | 13次下载 | 免费
- 5GB/T4706.1-2024 家用和类似用途电器的安全第1部分:通用要求
- 7.43 MB | 11次下载 | 1 积分
- 6JESD79-5C_v1.30-2024 内存技术规范
- 2.71 MB | 10次下载 | 免费
- 7elmo直线电机驱动调试细则
- 4.76 MB | 9次下载 | 6 积分
- 8PC1013三合一快充数据线充电芯片介绍
- 1.03 MB | 7次下载 | 免费
总榜
- 1matlab软件下载入口
- 未知 | 935115次下载 | 10 积分
- 2开源硬件-PMP21529.1-4 开关降压/升压双向直流/直流转换器 PCB layout 设计
- 1.48MB | 420061次下载 | 10 积分
- 3Altium DXP2002下载入口
- 未知 | 233084次下载 | 10 积分
- 4电路仿真软件multisim 10.0免费下载
- 340992 | 191367次下载 | 10 积分
- 5十天学会AVR单片机与C语言视频教程 下载
- 158M | 183330次下载 | 10 积分
- 6labview8.5下载
- 未知 | 81581次下载 | 10 积分
- 7Keil工具MDK-Arm免费下载
- 0.02 MB | 73806次下载 | 10 积分
- 8LabVIEW 8.6下载
- 未知 | 65985次下载 | 10 积分
评论
查看更多