资料介绍
The AD9510 provides a multi-output clock distribution function along with an on-chip phase-locked loop (PLL) core. The design emphasizes low jitter and phase noise to maximize data converter performance. Other applications with demanding phase noise and jitter requirements also benefit from this device. The PLL section consists of a programmable reference divider (R); a low noise, phase frequency detector (PFD); a precision charge pump (CP); and a programmable feedback divider (N)。 By connecting an external voltage-controlled crystal oscillator (VCXO) or voltage-controlled oscillator (VCO) to the CLK2 and CLK2B pins, frequencies of up to 1.6 GHz can be synchronized to the input reference. There are eight independent clock outputs. Four outputs are low voltage positive emitter-coupled logic (LVPECL) at 1.2 GHz, and four are selectable as either LVDS (800 MHz) or CMOS (250 MHz) levels. Each output has a programmable divider that can be bypassed or set to divide by any integer up to 32. The phase of one clock output relative to another clock output can be varied by means of a divider phase select function that serves as a coarse timing adjustment. Two of the LVDS/CMOS outputs feature programmable delay elements with full-scale ranges up to 8 ns of delay. This fine tuning delay block has 5-bit resolution, giving 25 possible delays from which to choose for each full-scale setting (Register 0x36 and Register 0x3A = 00000b to 11000b)。 The AD9510 is ideally suited for data converter clocking applications where maximum converter performance is achieved by encode signals with subpicosecond jitter. The AD9510 is available in a 64-lead LFCSP and can be operated from a single 3.3 V supply. An external VCO, which requires an extended voltage range, can be accommodated by connecting the charge pump supply (VCP) to 5.5 V. The temperature range is −40°C to +85°C.
- CDC2510C锁相环时钟驱动器数据表
- CDCVF2510A锁相环(PLL)时钟驱动器数据表
- CDCVF2505时钟锁相环时钟驱动器数据表
- CDCVF2505-Q1时钟锁相环时钟驱动器数据表
- CDCU2A877锁相环时钟驱动器数据表
- LMK01000高性能时钟缓冲器、分频器和分配器数据表
- AD9515 1.6 GHz时钟分配IC,分频器,延迟调整,双输出数据表
- AD800/AD802:时钟恢复和数据重定时锁相环数据表
- AD9576:双锁相环异步时钟发生器数据表
- AD9573:PCI-Express时钟发生器IC,PLL内核,分频器,双输出数据表
- AD9577:带双锁相环、扩频和余量的时钟发生器数据表
- AD9515:1.6 GHz时钟分配IC、分频器、延迟调整、双输出数据表
- AD9512:1.2 GHz时钟分配IC,1.6 GHz输入,分频器,延迟调整,五输出数据表
- AD9508:1.65 GHz时钟扇出缓冲器,集成输出分频器和延迟调整
- AD9510:1.2 GHz时钟分配IC,PLL内核,分频器,延迟调整,8路输出
- 锁相环的基本原理和主要作用 2250次阅读
- 硬件电路设计之锁相环电路设计 1977次阅读
- 锁相环的构成和工作原理讲解 2881次阅读
- 锁相环电路设计的解决方案 锁相环的基本构成和主要应用 1096次阅读
- 使用MAX9382的锁相环应用 953次阅读
- 12GHz、超低相位噪声小数N分频锁相环的设计 1101次阅读
- 锁相环PLL的基础知识 4644次阅读
- 锁相环中的分频器 2792次阅读
- 如何实现高性能的锁相环(PLL)设计 3654次阅读
- CD4046锁相环的应用详细介绍 1w次阅读
- 关于2.4 GHz的低噪声亚采样锁相环设计 9568次阅读
- 为什么要使用电子分频器_电子分频器工作原理及调整方法 2.5w次阅读
- 锁相环PLL的电路原理以及基本构成 4.7w次阅读
- 锁相环的作用是什么_锁相环的主要作用_什么是锁相环 3.5w次阅读
- 锁相环的电源管理设计 3863次阅读
下载排行
本周
- 1TC358743XBG评估板参考手册
- 1.36 MB | 330次下载 | 免费
- 2开关电源基础知识
- 5.73 MB | 6次下载 | 免费
- 3100W短波放大电路图
- 0.05 MB | 4次下载 | 3 积分
- 4嵌入式linux-聊天程序设计
- 0.60 MB | 3次下载 | 免费
- 5基于FPGA的光纤通信系统的设计与实现
- 0.61 MB | 2次下载 | 免费
- 651单片机窗帘控制器仿真程序
- 1.93 MB | 2次下载 | 免费
- 751单片机大棚环境控制器仿真程序
- 1.10 MB | 2次下载 | 免费
- 8基于51单片机的RGB调色灯程序仿真
- 0.86 MB | 2次下载 | 免费
本月
- 1OrCAD10.5下载OrCAD10.5中文版软件
- 0.00 MB | 234315次下载 | 免费
- 2555集成电路应用800例(新编版)
- 0.00 MB | 33564次下载 | 免费
- 3接口电路图大全
- 未知 | 30323次下载 | 免费
- 4开关电源设计实例指南
- 未知 | 21549次下载 | 免费
- 5电气工程师手册免费下载(新编第二版pdf电子书)
- 0.00 MB | 15349次下载 | 免费
- 6数字电路基础pdf(下载)
- 未知 | 13750次下载 | 免费
- 7电子制作实例集锦 下载
- 未知 | 8113次下载 | 免费
- 8《LED驱动电路设计》 温德尔著
- 0.00 MB | 6653次下载 | 免费
总榜
- 1matlab软件下载入口
- 未知 | 935054次下载 | 免费
- 2protel99se软件下载(可英文版转中文版)
- 78.1 MB | 537796次下载 | 免费
- 3MATLAB 7.1 下载 (含软件介绍)
- 未知 | 420026次下载 | 免费
- 4OrCAD10.5下载OrCAD10.5中文版软件
- 0.00 MB | 234315次下载 | 免费
- 5Altium DXP2002下载入口
- 未知 | 233046次下载 | 免费
- 6电路仿真软件multisim 10.0免费下载
- 340992 | 191185次下载 | 免费
- 7十天学会AVR单片机与C语言视频教程 下载
- 158M | 183279次下载 | 免费
- 8proe5.0野火版下载(中文版免费下载)
- 未知 | 138040次下载 | 免费
评论
查看更多