资料介绍
The AD9574 provides a multiple output clock generator function comprising a dedicated phase-locked loop (PLL) core optimized for Ethernet and gigabit Ethernet line card applications. The integer-N PLL design is based on the Analog Devices, Inc., proven portfolio of high performance, low jitter frequency synthesizers to maximize network performance. The AD9574 also benefits other applications requiring low phase noise and jitter performance. Configuring the AD9574 for a particular application requires only the connection of external pull-up or pull-down resistors to the appropriate pin program reader pins (PPRx)。 These pins provide control of the internal dividers for establishing the desired frequency translations, clock output functionality, and input reference functionality. Connecting an external 19.44 MHz or 25 MHz oscillator to one or both of the REF0_P/REF0_N or REF1_P/REF1_N reference inputs results in a set of output frequencies prescribed by the PPRx pins. Connecting a stable clock source (8 kHz/10 MHz/19.44 MHz/25 MHz/38.88 MHz) to the monitor clock input enables the optional monitor circuit providing quality of service (QoS) status for REF0 or REF1. The PLL section consists of a low noise phase frequency detector (PFD), a precision charge pump (CP), a partially integrated loop filter (LF), a low phase noise voltage controlled oscillator (VCO), and feedback and output dividers. The divider values depend on the PPRx pins. The integrated loop filter requires only a single external capacitor connected to the LF pin. The AD9574 is packaged in a 48-lead 7 mm × 7 mm LFCSP, requiring only a single 3.3 V supply. The operating temperature range is −40°C to +85°C. Note that throughout this data sheet, OUT0 to OUT6, REF0, and REF1 refer to the respective channels, which consist of the differential pins, OUT0_P/OUT0_N to OUT6_P/OUT6_N, REF0_P/REF0_N, and REF1_P/REF1_N, respectively.
- TNETE2201B 1.25千兆以太网收发器数据表
- DP83561-SP千兆位以太网PHY数据表
- 千兆以太网收发器88E1111数据手册 57次下载
- 3端口千兆以太网交换机KSZ9563R数据手册 15次下载
- AD9574:以太网/Gigabit Ethernet Clock数据Sheet
- AD9571:以太网时钟发生器,10个时钟输出
- 英特尔以太网连接I217单端口千兆以太网物理层收发器的数据手册 5次下载
- 基于FPGA的千兆以太网CMOS图像数据传输系统设计 28次下载
- 基于CRC-32并行在千兆以太网中应用 12次下载
- 以太网原理及技术基础 16次下载
- 以太网设计和布局 25次下载
- 带优先级队列的千兆以太网MAC设计 43次下载
- 基于FPGA的十端口千兆以太网接口的设计与实现
- 基于VxWorks的以太网流量发生器的实现
- 千兆比以太网交换机设备技术规范
- 工业以太网的特点 工业以太网的关键技术包含哪些? 1076次阅读
- 万兆以太网规范解读 1857次阅读
- 千兆以太网设计指南 793次阅读
- 东沃10G(万兆)以太网Ethernet网口浪涌静电防护方案 1600次阅读
- 1000M千兆以太网口浪涌静电保护经典方案 1021次阅读
- 以太网笔记:快速以太网100Base-TX接口及编码 8589次阅读
- FPGA如何为以太网和千兆以太网解决低功耗问题 3825次阅读
- 电信级以太网的应用场景和测试方案 3415次阅读
- 基于HFCT-53D5光纤收发器的千兆位以太网解决方案 2908次阅读
- 工业以太网的特点_工业以太网的技术特点 6993次阅读
- 一文详解什么是实时以太网 1.3w次阅读
- 汽车以太网与工业以太网物理层对比 1.4w次阅读
- 汽车以太网标准为什么这么重要?汽车以太网标准有什么作用? 1.5w次阅读
- 基于FPGA的千兆以太网协议分析技术 5324次阅读
- 基于Xilinx FPGA的千兆以太网控制器的开发 3w次阅读
下载排行
本周
- 1TC358743XBG评估板参考手册
- 1.36 MB | 330次下载 | 免费
- 2开关电源基础知识
- 5.73 MB | 6次下载 | 免费
- 3100W短波放大电路图
- 0.05 MB | 4次下载 | 3 积分
- 4嵌入式linux-聊天程序设计
- 0.60 MB | 3次下载 | 免费
- 5基于FPGA的光纤通信系统的设计与实现
- 0.61 MB | 2次下载 | 免费
- 651单片机窗帘控制器仿真程序
- 1.93 MB | 2次下载 | 免费
- 751单片机大棚环境控制器仿真程序
- 1.10 MB | 2次下载 | 免费
- 8基于51单片机的RGB调色灯程序仿真
- 0.86 MB | 2次下载 | 免费
本月
- 1OrCAD10.5下载OrCAD10.5中文版软件
- 0.00 MB | 234315次下载 | 免费
- 2555集成电路应用800例(新编版)
- 0.00 MB | 33564次下载 | 免费
- 3接口电路图大全
- 未知 | 30323次下载 | 免费
- 4开关电源设计实例指南
- 未知 | 21549次下载 | 免费
- 5电气工程师手册免费下载(新编第二版pdf电子书)
- 0.00 MB | 15349次下载 | 免费
- 6数字电路基础pdf(下载)
- 未知 | 13750次下载 | 免费
- 7电子制作实例集锦 下载
- 未知 | 8113次下载 | 免费
- 8《LED驱动电路设计》 温德尔著
- 0.00 MB | 6653次下载 | 免费
总榜
- 1matlab软件下载入口
- 未知 | 935054次下载 | 免费
- 2protel99se软件下载(可英文版转中文版)
- 78.1 MB | 537796次下载 | 免费
- 3MATLAB 7.1 下载 (含软件介绍)
- 未知 | 420026次下载 | 免费
- 4OrCAD10.5下载OrCAD10.5中文版软件
- 0.00 MB | 234315次下载 | 免费
- 5Altium DXP2002下载入口
- 未知 | 233046次下载 | 免费
- 6电路仿真软件multisim 10.0免费下载
- 340992 | 191185次下载 | 免费
- 7十天学会AVR单片机与C语言视频教程 下载
- 158M | 183279次下载 | 免费
- 8proe5.0野火版下载(中文版免费下载)
- 未知 | 138040次下载 | 免费
评论
查看更多