资料介绍
1 引言
毫米波系统在雷达与制导、电子对抗、毫米波通信、遥感遥测等领域中有广泛的应用。作为毫米波系统的关键部件-毫米波频率源,它性能的好坏直接影响着系统的整体性能。直接式频率合成是获得高性能毫米波频率源的一个重要方式,但是它体积大、设备复杂、杂散也较大。数字锁相集成器件出现以来,锁相式频率合成器得到迅速发展,但是当需要窄频率步进时,环路带宽需要降低,致使锁定时间变长,不能满足快速跳频的要求。DDS的出现恰好可以弥补这一缺陷,但是它输出频率上限太低,宽带杂散大。在实际的应用中,可以采用上述几种方法相结合的方式,来弥补单独应用某种方式所具有的局限性。本文即根据毫米波雷达对频率源的要求,选用用DDS 和混频 PLL相结合的方式,实现高分辨率、低杂散信号输出。
2 系统方案
本文需设计一频率分辨率优于1MHz,相位噪声优于-85dBc/Hz@1KHz, 优于-90dBc/Hz@10KHz;杂散抑制优于55dBc,跳频时间优于50微秒的毫米波频率源。采用“X波段频综+毫米波四倍频”方案。对X 波段频综的相噪要求即提升为-97dBc/Hz@10kHz, -102dBc/Hz@10kHz,频率步进为0.25MHz,带内杂散《-67dBc.为了实现较高的X波段频综指标,我们将DDS和锁相环结合起来,取DDS和锁相环长处,避其短处。引入DDS,并由其高频率分辨率,高频率转化速度特性来保证系统的高分辨率、捷变频。同时采用将DDS 输出 信号与DDS参考时钟信号上变频方案和在反馈支路中引入混频器的混频锁相环结构来减小环路总分频比,实现系统的低相位噪声性能,对DDS频率、参考分频比和环路分频比的三重调节,回避了大杂散的DDS频点。
系统方案如下图1所示。
![基于DDS驱动PLL结构的Ka波段频率综合器设计方案](/uploads/allimg/171114/2755807-1G114154S9516.png)
图1 频率综合器的系统方案图
3 电路设计
3.1 DDS及PLL电路设计
DDS电路部分选用AD9858芯片,它是一种性能优良的DDS器件,由一个低功耗DDS内核,一个32位相位累加器,14位相位失调调整电路和一个1 GSPS 10位DAC组成。这种新型的DDS在以1 GHz内部时钟速率驱动时能直接产生高达400MHz的频率。并且其32位控制字能提供0.233Hz的调频分辨率。根据本电路的指标要求,采用100M参考晶振信号3倍频后驱动AD9858,选择杂散性能较好的53-58MHz频段输出,再与300M晶振信号上变频后送入PLL环路。
PLL模块在本电路设计中尤为重要。我们采用ADF4153锁相环芯片。对于ADF4153来说,用于计算输出频率的参数有输入参考时钟频率、反馈分频值(即N Divider寄存器中的IN T值和FRAC值) 、参考频率分频值(即R Divider寄存器中的R值和MOD值) 和参考频率倍频值(即控制寄存器中的D值) 。计算公式如下:
RFout = FPFD×( INT +( FRAC/MOD ) (1)
FPFD = REFin ×(1 +D) /R (2)
其中, RFout 是VCO的输出信号频率;REFin是输入ADF4153的参考时钟频率;MOD为分辨率系数,值的范围2~4095; IN T为所设反馈分频值的整数部分,值的范围31~511; FRAC为所设反馈分频值的小数部分,值的范围0~MOD; D为输入参考频率倍频值, R为参考频率分频系数,值的范围1~15。因为DDS输出信号与300M信号上变频后超过了ADF4153参考输入频率的上限,所以选用了单独的数字分频器HMC394,故将4153内的R置为1,D置为0。同时为了获得较好的杂散性能,本设计采用整数分频,故将FRAC置为0,MOD置为2。
环路滤波器的实现较为容易。选用三阶无源环路滤波器设计实现。由于本电路的分辨率由DDS控制实现,所以可以将PLL的鉴相频率适当取高,综合考虑频率调节, 鉴相频率中心值取为20MHz,同时结合器件及工程经验,环路带宽取为500KHz左右,相位余量初始值设定为48度。经ADIsimPLL软件可方便得计算出环路滤波器各元器件的参数。
由于采用混频锁相环,9.6G本振信号与VCO输出8.7-8.8GHz信号相混频得800-900M中频信号,所以环路实际上锁定的是800-900M的信号。锁相环电路仿真结果如下图2示。
图2 相位噪声仿真图
由图2可见,仿真相噪结果优于设计值。
3.2 微波倍频链路的设计
由于采用了混频锁相环结构,所以需要设计9.6GHz的微波倍频链路。如图1可见首先将100MHz 高频谱纯度晶振信号3倍频到300MHz,滤波放大后功分三路,一路作DDS参考时钟,一路作DDS上变频的本振信号,剩下一路经2*16倍频链到9.6GHz,滤波放大后做混频器MIX2的射频输入。为了保持信号相噪不产生较大恶化,在倍频链电路设计过程中,我们一是选择好性能合适的器件,二是合理设计信号功率电平,不出现低功率点,否则附加噪声引入的相噪将可能占主导地位。
由于600MHz信号 16 倍频到 9.6GHz后要加滤波器对其谐波及杂散进行滤除。所以选用3阶微带发夹型滤波器滤波器进行滤波。
3.3 X波段功分器设计
由图1可见,VCO输出信号,一路送入到毫米波倍频,另一路则是为PLL提供混频所需要的本振信号,所以需要设计8.7GHz-8.8GHz功分器。其仿真模型及仿真结果如图3,图4所示。由仿真结果可见,该功分器较好地完成了设计任务。
毫米波系统在雷达与制导、电子对抗、毫米波通信、遥感遥测等领域中有广泛的应用。作为毫米波系统的关键部件-毫米波频率源,它性能的好坏直接影响着系统的整体性能。直接式频率合成是获得高性能毫米波频率源的一个重要方式,但是它体积大、设备复杂、杂散也较大。数字锁相集成器件出现以来,锁相式频率合成器得到迅速发展,但是当需要窄频率步进时,环路带宽需要降低,致使锁定时间变长,不能满足快速跳频的要求。DDS的出现恰好可以弥补这一缺陷,但是它输出频率上限太低,宽带杂散大。在实际的应用中,可以采用上述几种方法相结合的方式,来弥补单独应用某种方式所具有的局限性。本文即根据毫米波雷达对频率源的要求,选用用DDS 和混频 PLL相结合的方式,实现高分辨率、低杂散信号输出。
2 系统方案
本文需设计一频率分辨率优于1MHz,相位噪声优于-85dBc/Hz@1KHz, 优于-90dBc/Hz@10KHz;杂散抑制优于55dBc,跳频时间优于50微秒的毫米波频率源。采用“X波段频综+毫米波四倍频”方案。对X 波段频综的相噪要求即提升为-97dBc/Hz@10kHz, -102dBc/Hz@10kHz,频率步进为0.25MHz,带内杂散《-67dBc.为了实现较高的X波段频综指标,我们将DDS和锁相环结合起来,取DDS和锁相环长处,避其短处。引入DDS,并由其高频率分辨率,高频率转化速度特性来保证系统的高分辨率、捷变频。同时采用将DDS 输出 信号与DDS参考时钟信号上变频方案和在反馈支路中引入混频器的混频锁相环结构来减小环路总分频比,实现系统的低相位噪声性能,对DDS频率、参考分频比和环路分频比的三重调节,回避了大杂散的DDS频点。
系统方案如下图1所示。
![基于DDS驱动PLL结构的Ka波段频率综合器设计方案](/uploads/allimg/171114/2755807-1G114154S9516.png)
图1 频率综合器的系统方案图
3 电路设计
3.1 DDS及PLL电路设计
DDS电路部分选用AD9858芯片,它是一种性能优良的DDS器件,由一个低功耗DDS内核,一个32位相位累加器,14位相位失调调整电路和一个1 GSPS 10位DAC组成。这种新型的DDS在以1 GHz内部时钟速率驱动时能直接产生高达400MHz的频率。并且其32位控制字能提供0.233Hz的调频分辨率。根据本电路的指标要求,采用100M参考晶振信号3倍频后驱动AD9858,选择杂散性能较好的53-58MHz频段输出,再与300M晶振信号上变频后送入PLL环路。
PLL模块在本电路设计中尤为重要。我们采用ADF4153锁相环芯片。对于ADF4153来说,用于计算输出频率的参数有输入参考时钟频率、反馈分频值(即N Divider寄存器中的IN T值和FRAC值) 、参考频率分频值(即R Divider寄存器中的R值和MOD值) 和参考频率倍频值(即控制寄存器中的D值) 。计算公式如下:
RFout = FPFD×( INT +( FRAC/MOD ) (1)
FPFD = REFin ×(1 +D) /R (2)
其中, RFout 是VCO的输出信号频率;REFin是输入ADF4153的参考时钟频率;MOD为分辨率系数,值的范围2~4095; IN T为所设反馈分频值的整数部分,值的范围31~511; FRAC为所设反馈分频值的小数部分,值的范围0~MOD; D为输入参考频率倍频值, R为参考频率分频系数,值的范围1~15。因为DDS输出信号与300M信号上变频后超过了ADF4153参考输入频率的上限,所以选用了单独的数字分频器HMC394,故将4153内的R置为1,D置为0。同时为了获得较好的杂散性能,本设计采用整数分频,故将FRAC置为0,MOD置为2。
环路滤波器的实现较为容易。选用三阶无源环路滤波器设计实现。由于本电路的分辨率由DDS控制实现,所以可以将PLL的鉴相频率适当取高,综合考虑频率调节, 鉴相频率中心值取为20MHz,同时结合器件及工程经验,环路带宽取为500KHz左右,相位余量初始值设定为48度。经ADIsimPLL软件可方便得计算出环路滤波器各元器件的参数。
由于采用混频锁相环,9.6G本振信号与VCO输出8.7-8.8GHz信号相混频得800-900M中频信号,所以环路实际上锁定的是800-900M的信号。锁相环电路仿真结果如下图2示。
图2 相位噪声仿真图
由图2可见,仿真相噪结果优于设计值。
3.2 微波倍频链路的设计
由于采用了混频锁相环结构,所以需要设计9.6GHz的微波倍频链路。如图1可见首先将100MHz 高频谱纯度晶振信号3倍频到300MHz,滤波放大后功分三路,一路作DDS参考时钟,一路作DDS上变频的本振信号,剩下一路经2*16倍频链到9.6GHz,滤波放大后做混频器MIX2的射频输入。为了保持信号相噪不产生较大恶化,在倍频链电路设计过程中,我们一是选择好性能合适的器件,二是合理设计信号功率电平,不出现低功率点,否则附加噪声引入的相噪将可能占主导地位。
由于600MHz信号 16 倍频到 9.6GHz后要加滤波器对其谐波及杂散进行滤除。所以选用3阶微带发夹型滤波器滤波器进行滤波。
3.3 X波段功分器设计
由图1可见,VCO输出信号,一路送入到毫米波倍频,另一路则是为PLL提供混频所需要的本振信号,所以需要设计8.7GHz-8.8GHz功分器。其仿真模型及仿真结果如图3,图4所示。由仿真结果可见,该功分器较好地完成了设计任务。
下载该资料的人也在下载
下载该资料的人还在阅读
更多 >
- 一种用DDS激励PLL的X波段频率合成器的设计方案
- 直接数字频率合成技术(DDS+PLL) 42次下载
- TGA4512-SM Ka波段驱动放大器的详细数据手册免费下载
- X波段间接式频率综合器的方案分析 4次下载
- Ka波段接收前端的设计方案 5次下载
- 基于DDS的短波射频频率源设计方案解析 19次下载
- 基于DDS驱动PLL结构的宽带频率合成器的设计与实现 9次下载
- 基于DDS+PLL的X—Band信号源设计方案 4次下载
- 一种基于DDS的S波段频率源设计 27次下载
- DDS-PLL组合跳频频率合成器 0次下载
- DDS-PLL组合跳频频率合成器 43次下载
- 一种X波段频率合成器的设计方案 39次下载
- 基于FPGA 的新的DDS+PLL时钟发生器
- 采用DDS+PLL技术实现的L波段频率合成器
- DDS PLL短波频率合成器设计
- 咨询应用工程师:PLL频率合成器 1226次阅读
- 单芯片直接数字频率合成与模拟PLL的比较 1930次阅读
- 基于锁相环(PLL)的频率合成器设计 4312次阅读
- 如何扩展DDS频率上限和改善DDS杂散电平的问题 7044次阅读
- 电磁波波段命名的由来 3909次阅读
- FPGA的LS波段宽带步进频率信号源设计方法探讨 3374次阅读
- 如何解决数据频率合成器DDS中的噪声干扰 5984次阅读
- 基于DDS驱动PLL结构的Ka波段频率综合器详细教程 2916次阅读
- Ka波段并联电感销钉LTCC滤波器教程讲解 2639次阅读
- 波段开关的结构和原理及用途介绍 2.7w次阅读
- dds信号发生器功能及原理 1.2w次阅读
- 基于ADF4106的锁相环频率器研究与设计 2122次阅读
- 基于单片机与FPGA的直接频率数字合成器的设计方案 2531次阅读
- 基于共模扼流圈的高速CCD驱动电路设计方案 3726次阅读
- 基于DDS芯片和集成锁相芯片构成的宽频合成器设计 2865次阅读
下载排行
本周
- 1电子电路原理第七版PDF电子教材免费下载
- 0.00 MB | 1490次下载 | 免费
- 2单片机典型实例介绍
- 18.19 MB | 93次下载 | 1 积分
- 3S7-200PLC编程实例详细资料
- 1.17 MB | 27次下载 | 1 积分
- 4笔记本电脑主板的元件识别和讲解说明
- 4.28 MB | 18次下载 | 4 积分
- 5开关电源原理及各功能电路详解
- 0.38 MB | 10次下载 | 免费
- 6基于AT89C2051/4051单片机编程器的实验
- 0.11 MB | 4次下载 | 免费
- 7基于单片机和 SG3525的程控开关电源设计
- 0.23 MB | 3次下载 | 免费
- 8基于单片机的红外风扇遥控
- 0.23 MB | 3次下载 | 免费
本月
- 1OrCAD10.5下载OrCAD10.5中文版软件
- 0.00 MB | 234313次下载 | 免费
- 2PADS 9.0 2009最新版 -下载
- 0.00 MB | 66304次下载 | 免费
- 3protel99下载protel99软件下载(中文版)
- 0.00 MB | 51209次下载 | 免费
- 4LabView 8.0 专业版下载 (3CD完整版)
- 0.00 MB | 51043次下载 | 免费
- 5555集成电路应用800例(新编版)
- 0.00 MB | 33562次下载 | 免费
- 6接口电路图大全
- 未知 | 30320次下载 | 免费
- 7Multisim 10下载Multisim 10 中文版
- 0.00 MB | 28588次下载 | 免费
- 8开关电源设计实例指南
- 未知 | 21539次下载 | 免费
总榜
- 1matlab软件下载入口
- 未知 | 935053次下载 | 免费
- 2protel99se软件下载(可英文版转中文版)
- 78.1 MB | 537791次下载 | 免费
- 3MATLAB 7.1 下载 (含软件介绍)
- 未知 | 420026次下载 | 免费
- 4OrCAD10.5下载OrCAD10.5中文版软件
- 0.00 MB | 234313次下载 | 免费
- 5Altium DXP2002下载入口
- 未知 | 233046次下载 | 免费
- 6电路仿真软件multisim 10.0免费下载
- 340992 | 191183次下载 | 免费
- 7十天学会AVR单片机与C语言视频教程 下载
- 158M | 183277次下载 | 免费
- 8proe5.0野火版下载(中文版免费下载)
- 未知 | 138039次下载 | 免费
评论