STM32h743的SDRAM布线要等长调节么?
STM32h743的SDRAM布线要等长调节么?线太多,sdram芯片和MCU连起来太繁琐,等长调节难受,到底要不要等长,要的话该如何等长调节?
千帆少年
2021-05-28 18:13:17
请问地址线需不需要等长走线?
有个项目很纠结,希望大家帮忙解答下:用的芯片主要有一块DSP芯片,一块DDR2芯片,一块FLASH芯片等,在走线的时候这3个芯片之间的数据线,地址线需不需要等长走线?
maggie1
2019-09-26 05:38:04
关于Altium Designer使用等长布线问题
1.将需要做等长的线组成一个类:在Design-Classes中,右键Net Classes弹出菜单中,选择Add Class,为新New Class命名(Rename Class),加入需要
2018-05-22 10:45:56
AltiumDesigner中两片DDR等长走线的实现方法
需要等长布线来保证DDR/DDRII SDRAM的读写时序。对于包含两片及以上DDR/DDRII SDRAM的系统,这里要求的等长布线有两层含义。
60user4
2019-07-18 07:17:38
Altium Designer如何绕等长线
本帖最后由 山文丰 于 2020-7-14 14:32 编辑 1、为什么要等长,等长的重要性。在 PCB 设计中,等长走线主要是针对一些高速的并行总线来讲的。由于这类并行总线往往有多根数据信号
山文丰
2020-07-14 14:30:31
请问ADC到FPGA的并行数据线在PCB布线的时候是绕等长好还是不绕的好?
ADC出来到FPGA的并行数据线在PCB布线的时候是绕等长好还是不绕的好?MT-201笔记里的原话是“布设连接到接收器的数字走线时,请勿采用大量“转接”(tromboning)来使所有走线保持等长。”这个“大量”到底怎么理解?一直没找到类似的回答,还望指点,多谢!
四哥201311
2018-08-22 08:18:15
ADC到FPGA的并行数据线在PCB布线时是绕等长好还是不绕的好?
ADC出来到FPGA的并行数据线在PCB布线的时候是绕等长好还是不绕的好?MT-201笔记里的原话是“布设连接到接收器的数字走线时,请勿采用大量“转接”(tromboning)来使所有走线保持等长。”这个“大量”到底怎么理解?一直没找到类似的回答,还望指点,多谢!
leopard530
2023-12-14 07:11:27
为什么pcb走线需要等长?

数字电路中,每个操作都需要在正确的时间执行,因为电子元件并不是瞬间完成其功能的。例如,在时钟信号的上升沿或下降沿处将数据写入存储器,然后等待一段时间后读取数据。如果在错误的时序下执行这些操作,从机数据接收错误,导致乱码,(奇偶校验位就是防止数据乱码)
2023-11-03 16:27:53
PCB设计做等长走线的目的是什么
在PCB设计中,等长走线主要是针对一些高速的并行总线来讲的。 由于这类并行总线往往有多根数据信号基于同一个时钟采样,每个时钟周期可能要采样两次(DDRSDRAM)甚至4次,而随着芯片运行频率的提高
2020-10-24 09:29:38
PCB走线与各类信号布线注意事项
同组同层也是串扰控制的需要。 时序等长:按照时序要求做等长控制。 3 时钟线 时钟的处理方法也是在PCB布线时需要特别重视的。 有经验的设计工程师会在一开始就理清时钟线,明确各种时钟之间
阿兵888824
2023-04-12 15:08:27
高速电路设计PCB布线的一般性原则分析

高速电路设计领域,关于布线有一种几乎是公理的认识,即“等长”走线,认为走线只要等长就一定满足时序需求,就不会存在时序问题。本文对常用高速器件的互连时序建立模型,并给出一般性的时序分析公式。为体现具体问题具体分析的原则,避免将公式当成万能公式,文中给出了MII 、RMII、RGMII和SPI的实例分析。
2019-05-16 14:42:37
关于Altium Designer使用等长布线问题:
[tr=transparent]1.将需要做等长的线组成一个类:在Design-Classes中,右键Net Classes弹出菜单中,选择Add Class,为新New Class命名
晓灰灰
2018-03-13 10:59:31
pcb设计中常见的走线等长要求是什么

1、在做 PCB 设计时,为了满足某一组所有信号线的总长度满足在一个公差范围内,通常要使用蛇形走线将总长度较短的信号线绕到与组内最长的信号线长度公差范围内,这个用蛇形走线绕长信号线的处理过程,就是
2023-07-27 07:40:03
Altium designer 等长布线
AltiumDesigner等长布线操作 我为大家介绍 等长布线,”等长走线“简单的理解就是让指定网络的走线”长度“一样。等长走线的主要目的是为了补偿同一组时序相关的信号线中延时较小的走线,尽量减小
小子个
2018-03-09 09:54:43
请问差分线布线每对等长需要的长度差限制范围是多少?
:比如说AD1_PAD1_N与AD2_PAD2_N这两对之间的差距小于150mil?还是还是一对差分线中的P线和N线的相差长度小于150mil? 问题2:我在PCB布线上遇到了难题,不知道要保证每对等长需要
lingjianghui
2019-01-04 10:00:40
PCB设计中如何实现等长走线
在 PCB 设计中,等长走线主要是针对一些高速的并行总线来讲的。由于这类并行总线往往有多根数据信号基于同一个时钟采样,每个时钟周期可能要采样两次(DDR SDRAM)甚至 4 次,而随着芯片运行
2020-11-22 11:54:17
工程师需要掌握的实用PCB布线技巧

毫无疑问,布线是整个PCB设计中最重要、最费时的工序,直接影响着 PCB 板的性能好坏。作为一名合格的、优秀的PCB设计工程师,除了要把线布通外,更要满足其电气性能、让线整齐美观,而这需要工程师掌握一些布线技巧。
2022-02-12 11:21:43
PCB设计中绕等长线的方法和技巧

等长走线的目的就是为了尽可能的减少所有相关信号在 PCB 上的传输延迟的差异。至于 USB/SATA/PCIE 等串行信号,并没有上述并行总线的时钟概念,其时钟是隐含在串行数据中的。数据发送方将时钟
2019-04-26 15:27:25
请问SRAM等长是数据线和地址线一起做吗?
在MCU和SRAM连接的数据线和地址线是分别做等长(就是数据线一组自己做等长,地址线一组做等长),还是数据线和地址地址线一起做等长?另外那些SRAM的片选信号线等控制线需要做等长吗?是自己等长还是和数据线地址线一起?SRAM布线是对走线的长度有没有限制?
hu_wfllllfllllf
2019-09-19 23:25:09
PCB设计工程师浅谈绕等长的概念

挥不去的痛。需要等长设计的总线越来越多,等长的规则越来越严格。5mil已经不能满足大家的目标了,精益求精的工程师们开始挑战1mil,0.5mil……还听过100%等长,没有误差的要求。 为什么我们这么喜欢等长?打开PCB设计文件,如果没有看到
2021-01-20 12:11:32
对6678中SRIO进行PCB布线时,需要使用SRIO 4X模式时,PCB布线是否有必要对4组TX和RX差分信号分别进行等长处理?
本帖最后由 一只耳朵怪 于 2018-6-25 14:19 编辑 1、在对6678中SRIO进行PCB布线时遇到一个疑问。若需要使用SRIO 4X模式时,PCB布线是否有必要对4组TX和RX差分信号分别进行等长处理?2、若不进行等长处理,4组差分信号的相位差应该控制在多少范围内?
opqooq
2018-06-25 04:40:30
PCB布线需要遵循哪些规则
布线是 PCB 设计的重要组成部分,也是整个 PCB 设计中工作量最大和最耗时间的部分,工程师在进行 PCB 布线工作时,需要遵循一些基本的规则,如倒角规则、3W 规则等。 地线回路规则 环路最小
2023-02-02 14:46:36
pcb布线 过孔与绕线的选择问题
pcb布线过孔与绕线的选择问题。在布线的时候没存与mcu fpga靠的很近,这样可以减少。路线长度本应是理想的事情。可是做了等长却很难。所以采用蛇形方法 但是我在实际绘制过程当中,如果使用过
h1654155598.0465
2020-11-10 16:30:10
pcb布线数据线和地址线有经验大神能给帮个忙指点一下
`pcb布线数据线和地址线。由其ADC输出出来的高速数据线。有没有必要像图片中那样的画法。为了达到等长采用蛇形画法。但是先“间距就说小了。而且特别占地方。可不可以增加一些等长? 的差距。这样数据线还可以缩短一些。挪位有经验大神能给帮个忙,指点一下。`
h1654155598.0465
2020-11-09 07:05:13
STM32F2系列高速USB要外接ULPI PHY芯片 的12根信号线是否需要等长
STM32F2系列高速USB要外接ULPI PHY芯片 的12根信号线,画PCB板时是否需要用等长线?
huangzhibai56
2019-07-08 11:07:42
AD9446 LVDS信号线的PCB走线的差分对间等长有没有要求?
我的AD9446的工作在LVDS模式下,请问对于AD9446(100MHz),LVDS信号线的PCB走线的差分对间等长有没有要求?(PS:16对差分线,都做等长好复杂)谢谢!
h1654155701.3944
2023-12-18 06:26:51
工程师需要掌握的PCB布线技巧
毫无疑问,布线是整个PCB设计中最重要、最费时的工序,直接影响着 PCB 板的性能好坏。作为一名合格的、优秀的PCB设计工程师,除了要把线布通外,更要满足其电气性能、让线整齐美观,而这需要工程师掌握一些布线技巧。
numuwewr
2021-01-22 07:27:19

- 航空插头
- MEMS与微系统
- 工程师的通关秘籍
- 曲面屏
- 示波器基础测试系列
- PSpice
- 电机学
- PFC理論與技巧
- 物联网
- 数据采集
- 电动车锂电池
- plc编程
- 新能源汽车
- plc电气工程师
- LABVIEW编程入门
- 模电
- 发电机
- 通信协议
- 网络工程师
- 工业机器人
- 发烧音响
- 嵌入式开发
- 高压
- 控制器
- 交换机
- 等离子清洗机
- 模拟集成电路设计基础
- 无人机
- 蓝牙音箱
- ZigBee
- 电动车电池
- 机器视觉
- 毫米波雷达
- 电路分析
- 洗衣机维修
- 开个箱吧
- 锂电池
- 万用表
- 光耦
- 微服务
- C语言基础
- 深度学习
- 三极管
- 数据结构与算法
- 半导体设备
- 单片机教学
- 无线通信
- 激光焊接
- 触发器
- SpaceX
- 电磁学
- 激光
- 电机
- 软件开发
- 无线
- 物联网时代
- ABB机器人
- WIFI
- 高电压技术
- 焊锡机
- 云服务
- 电子工程师
- 射频与天线
- pcb设计
- 开关电源
- 工业机器人培训
- RoboMaster
- 硬核拆解
- 英特尔FPGA应用
- Python3教程
- Altium实战教程
- 电器维修
- 天线
- Allegro速成教程
- 鸿蒙
- 图像识别
- 充电器
- 混合式數位電源動手實驗
- C语言编程
- 锂电池定制
- 硬件
- ic
- 智能控制
- DTU
- 视觉检测
- 电路板维修
- PLC
- Linux开发板
- 计算机视觉
- 晶振
- 伺服
- lora
- 场效应管
- 算法学习
- 云计算
- UCOSIII
- 继电器
- 电路仿真
- stm32
- 单片机编程