;
文章:新闻EDA技术电源技术无线通信测量仪表嵌入式类电子技术制造技术半导体网络协议展会实验家电维修 3G  
  下载:EDA教程电源技术电子书籍电子元件无线通信通信网络电路图纸嵌入式类单片机传感/控制电子教材模拟数字
.... 音视频类
消费电子机械电子行业软件C/C++FPGA/ASIC规则标准家电维修DSPIC资料ARM软件电路图电子技术论坛
 
位置:电子发烧友 > 电子百科 > 半导体技术 > 半导体器件 >SRAM模块,SRAM模块结构原理是什么? 退出登录 用户管理

SRAM模块,SRAM模块结构原理是什么?

作者:佚名  来源:www.elecfans.com  发布时间:2010-3-24 16:28:39  [收 藏] [评 论]

SRAM模块,SRAM模块结构原理是什么?

RAM 结构框图如图1 所示。它主要由存储矩阵(又称存储体)、地址译码器和读/写电路 3 部分组成。存储矩阵是存储器的主体,其他两部分称为存储器的外围电路。

存储矩阵是由许多存储单元有规则地排列构成的,每一个存储单元可以存储一位二进制码。对每个存储单元用二进制码编号,即构成存储单元的地址,为了选中给定单元的地址,可以采用一元寻址(又称为字结构或单译码结构),或者二元寻址(又称位结构或双译码结构)。其逻辑框图如2 所示,图中,存储矩阵包含 16 个存储单元,所以,需要 16 个地址。图2(a)是一元寻址,由 4 位地址码便可构成 16 个地址,即 16 条字线,每条字线为 1 电平时便选中相应存储单元。被选中单元通过数据线与读/写电路连接,便可实现对该单元的读出或写入。

图 2(b)为二元寻址逻辑图,它有 X 和 Y 两个地址译码器。每个存储单元由 X字线和 Y 字线控制,只有在 X 和 Y 字线都被选中时才能对该单元读出或写入。二元寻址可以大大减少字线数量。所以,在大容量 RAM 中均采用二元寻址。

image:bk070542d-1.jpg

image:bk070542d-2.jpg

静态 MOS 存储单元

图 3 所示的是静态 MOS 六管存储单元。图中,X i和 Yj为字线;I/O 为数据入/输出端;R/ W 为读/写控制端。当 R/ W =0 时,进行写入操作;当 R/ W =1 时,行读出操作。

电路均由增强型 NMOS 管构成,T1、T3和 T2、T4两个反相器交叉耦合构成触器。电路采用二元寻址,当字线 Xi和 Yj均为高电平时,T5~T8均导通,则该单元选中,若此时R/ W为1,则电路为读出态,三态门G1、G2被禁止,三态门G3工作,存储数据经数据线 D,通过三态门 G3至 I/O 引脚输出。若 R/ W 为 0,则三态G1、G2工作,三态门 G3被禁止,由 I/O 输入数据经 G1、G2便写入存储单元。

image:bk070542d-3.jpg

静态MOS-RAM(简称 SRAM)

SRAM产品种类繁多,在容量与功耗等指标上有很宽的覆盖面,可供不同的场合应用,但基本电路结构大同小异。图4是W2114 SRAM(1K*4位),这是一种典型结构,5H2112(256*4)和美国的HM6116(2K*8)位都是采用这种结构。它采用HC-MOS工艺(H表示高速),所以,具有高速、低耗、单一5V电源、外围电路简单、输入输出引脚公用、三态输出、使用非常简单以及存取时间短(为100ns)的特点。

image:bk070542d-4.jpg

image:bk070542d-5.jpg

CS为选通端, WE 为写使能控制端,A0~A9为地址,I/O1~I/O4为输入/输出。显然可见为二元寻址和三态输出结构。 CS为低电平有效,电路选通之后,若要写入操作,则令 WE =0,输入三态门被选通(高电平有效),数据通过输入控制电路被写入;与此同时,输出三态门关闭,切断了输出与数据总线的联系。若要读出,则令 WE =1,输入三态门关闭而输出三态门被选通,因而存储数据被读出。功能表示于下表。

image:bk070542d-6.jpg

上一篇电子百科:DRAM模块,DRAM模块是什么意思 下一篇电子百科:MCP存储器,MCP存储器结构原理
相关技术应用阅读 相关技术资料下载
∷相关电子百科评论∷    (评论内容只代表网友观点,与本站立场无关!) [更多评论...]
 
 

 

 
关于本站- 意见反馈 - 网站导航 - 帮助 - 隐私政策 - 联系我们 - 使用条款 - 安全承诺 - 友情连接 - 欢迎投稿
站长QQ:39550527 Powered by: 飓风网络(电路图
Copyright 2006-2008 Elecfans.Com.电子发烧友: 粤ICP备07065979号All Rights Reserved