0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

评估低抖动PLL时钟发生器的电源噪声抑制

星星科技指导员 来源:ADI 作者:ADI 2023-03-08 15:33 次阅读

本文讨论电源噪声干扰对基于PLL的时钟发生器的影响,并介绍几种用于评估由此产生的确定性抖动(DJ)的测量技术。派生关系显示了如何使用频域杂散测量来评估时序抖动行为。实验室台架测试结果用于比较测量技术,并演示如何可靠地评估参考时钟发生器的电源噪声抑制(PSNR)性能。

采用PLL的时钟发生器广泛用于网络设备中,用于生成高精度和低抖动参考时钟或保持同步网络操作。大多数时钟振荡器使用理想、干净的电源给出其抖动或相位噪声规格。然而,在实际的系统环境中,电源可能会因板载开关电源或嘈杂的数字ASIC而受到干扰。为了在系统设计中实现最佳性能,了解这种干扰的影响非常重要。

首先,我们将研究基于PLL的时钟发生器的基本电源噪声抑制(PSNR)特性。然后,我们将解释如何从频域测量中提取时序抖动信息。然后应用这些技术,并使用实验室台架测试比较几种不同的测量方法。最后,我们将总结首选方法的优点。

PLL时钟发生器的PSNR特性

典型的PLL时钟发生器如图1所示。由于输出驱动器对于不同类型的逻辑接口可能具有非常不同的PSNR性能,因此以下分析将重点介绍电源噪声对PLL本身的影响。

poYBAGQCu_eAUXhvAAAKIvN9zWA402.gif


图1.PLL时钟发生器的典型拓扑。

图2显示了PLL相位模型。该模型假设电源噪声为 VN,注入 PLL/VCO,并且分频比 M 和 N 设置为 1。

pYYBAGQCu_iAQY_XAAANhRbCQn4637.gif


图2.锁相环的相位模型。

V的PLL闭环传递函数N(s) 至 ΦO(s) 由以下人员提供:

poYBAGQCu_mADcjZAAAE93y0AJk319.gif

对于典型的二阶锁相环:

pYYBAGQCu_qAZL8KAAADakXUK10394.gifpYYBAGQCu_uAfXPcAAAFgcSNIBk073.gif

这里 ω3分贝是 PLL 3dB 带宽,ΩZ是PLL零点频率,ωZ<< ω3分贝.

公式3表明,在PLL时钟发生器中,当电源干扰(PSI)频率大于PLL20dB带宽时,电源噪声抑制3dB/dec。对于 ω 之间的 PSI 频率Z和 ω3分贝,输出时钟相位随PSI幅度变化,如下所示:

poYBAGQCu_yAf3n4AAAESSyc83s103.gif

例如,图3显示了PLL在PLL的3dB带宽的两种不同设置下的PSNR特性。

pYYBAGQCu_2AIVUBAAASNHiaqXQ573.gif


图3.典型的 PLL PSNR 特性。

功率频谱杂散到DJ的转换

当单音正弦信号时,fM,应用于PLL的电源,它在时钟输出端产生窄带相位调制。这种相位调制通常可以用傅里叶级数表示来描述:

poYBAGQCu_6AQxxPAAAGC5jFdhs009.gif

这里β是表示最大相位偏差的调制指数。对于小折射率调制(β << 1),贝塞尔函数可以近似为:

poYBAGQCvACAVV_5AAADTjI7jIM888.gif

这里 n = 0 表示载体本身。当n = ±1时,相位调制信号由下式给出:

pYYBAGQCvAGAbdt7AAAE2ZFQwxI948.gif

测量双边带功率谱 S 时V(f),如果变量 x 表示载波在 f 处的电平差O和 f 处的基本边带音M然后:

poYBAGQCvAKANYq5AAAD04B66vg368.gif

由于β是以弧度为单位的最大相位偏差,因此由这种小折射率相位调制引起的峰峰值DJ可以推导出为:

pYYBAGQCvAOAWlIvAAAFKtSdUw0051.gif

上述分析假设没有幅度调制对f处的音调产生影响。M.实际上,幅度和相位调制都可以产生,从而降低了这种方法的精度。

将相位噪声频谱杂散转换为DJ

有一种方法可以在测量功率谱S 时避免调幅效应V(f).可以通过测量相位噪声频谱中的杂散来计算DJ,同时在电源上施加单音正弦干扰。变量y(dBc)表示在频率偏移f下测得的单边带相位杂散功率M,产生的相位偏差ΔΦ(rad有效值) 可以派生为:

需要注意的是,上述分析中的单边带相位谱并不是双边带谱的折叠版本。这就是公式3中10dB分量的原因。图4显示了DJ与公式12给出的相位杂散功率之间的关系。

poYBAGQCvAeAeQTEAAAaHeh4MEM674.gif


图4.DJ 与相位杂散功率。

PSNR测量技术

下一节将演示测量时钟源PSNR的五种不同方法。MAX3624低抖动时钟发生器作为示例。图5所示的测量设置使用函数发生器将正弦信号注入MAX3624评估(EV)板的电源。单音干扰的幅度直接在V处测量抄送引脚靠近 IC。限幅放大器MAX3272用于消除幅度调制;随后是一个巴伦,将差分输出转换为单端信号,用于驱动不同的测试设备。为了比较不同测试的结果,所有测量均在以下条件下进行:

时钟输出频率:fO= 125兆赫

正弦调制频率:fM= 100kHz

正弦信号幅度:80mVP-P

pYYBAGQCvAiAX15ZAAAqrSOAkQE517.gif

图5.PSNR 测量设置。

方法 1.功率谱测量

在功率频谱分析仪上观察时,窄带相位调制表现为载波周围的两个边带。图 6 显示了使用安捷伦® E5052 的频谱监控器功能查看时的情况。测得的第一边带幅度相对于载波幅度为-53.1dBc,换算为11.2psP-PDJ,根据公式 9。

poYBAGQCvAmAO8waAABWyl98IEQ398.gif


图6.测量的功率谱。

方法 2.SSB 相位杂散测量

在相位噪声分析仪上,PSI将表现为相对于载波的相位杂散。测得的相位噪声频谱如图7所示。100kHz时的相位杂散功率为-53.9dBc,相当于10.2psP-PDJ使用公式12。

pYYBAGQCvAqAHOISAAB-afpZEjM069.gif


图7.测量的SSB相位噪声和杂散。

方法 3.相位解调测量

使用 Agilent E5052 信号分析仪,可直接测量 100kHz 处的相位解调正弦信号,如图 8 所示,给出了与其理想位置的最大相位偏差。峰峰值相位偏差为0.47°,换算为10.5psP-P在 125MHz 的输出频率下。

poYBAGQCvAuARIF2AABJ7w1K2y0705.gif


图8.MAX3624相位解调信号

方法 4.实时示波器测量

在时域测量中,PSI引起的DJ可以通过测量时间间隔误差(TIE)直方图来获得。在实时示波器上,当单音干扰注入PLL时,时钟输出TIE分布将显示为正弦概率密度函数(PDF)。DJ 可以使用双狄拉克模型¹ 通过测量 TIE 直方图中两个高斯分布的平均值之间的峰值距离来估计。图 9 显示了使用安捷伦无限 DSO81304A 40GSa/s 实时示波器测得的 TIE 直方。测得的峰分离为9.4ps。

pYYBAGQCvAyASpFZAADAcjbQ3uI739.gif


图9.测量的 TIE 直方图。

应该注意的是,实时示波器的存储深度可能会限制可应用于PLL电源的低正弦调制频率。例如,如果测试设备的存储深度在采样率设置为2Gsps时为40Msps,则它只能捕获低至20kHz的抖动频率分量。

方法 5.采样范围测量

使用采样示波器时,需要同步触发信号来分析被测时钟抖动。TIE测量可以使用两种触发方法。

第一种方法是将低抖动参考时钟应用于PLL时钟发生器的输入;使用与采样示波器触发器相同的时钟源。图10a显示了测得的TIE直方图,其峰值间距为9.2ps。使用参考时钟触发的优点是,测得的TIE直方图峰间距与触发位置的水平时间延迟无关。但是,测得的TIE直方图可能会受到触发时钟抖动的影响。因此,使用抖动比被测时钟发生器器件低得多的时钟源非常重要。

替代方法使用自触发来消除触发时钟抖动的影响。在这种情况下,被测时钟发生器的输出使用功率分配器分成两个相同的信号。一个信号施加到采样示波器的数据输入,另一个信号施加到触发输入。由于触发信号包含与测试信号相同的DJ,因此当示波器主时基的水平位置扫过正弦调制频率的一个周期时,直方图峰值分离会发生变化。在调制信号半个周期的水平位置,TIE直方图上的峰值间隔将是测试信号的两倍。图10b所示为水平时延设置为3624μs时测得的MAX5 TIE直方图。估计的TIE峰值分离为19ps,相当于9.5ps的DJP-P.

10c显示了在与触发点不同的水平时间延迟下测得的TIE直方图峰间距。为了进行比较,当采样范围由参考时钟输入触发时,也会显示TIE结果。

poYBAGQCvA2AI_8cAAEUuvZntvM374.jpg


更详细的图像 (PDF, 69kB)
图 10.TIE 直方图显示了各种触发条件:由REF_IN (a) 触发;自触发,Td= 5μs (b);以及峰值间距与触发时间延迟的关系 (c)。

测量摘要

表1总结了MAX3624 125MHz时钟输出端测得的DJ。使用上面讨论的不同方法收集数据。应该注意的是,使用TIE直方图的双狄拉克近似测量的DJ略小于从频域频谱分析中获得的DJ。这种差异是由正弦抖动 (SJ) PDF 与随机抖动分量的高斯分布卷积过程引起的。 因此,从双狄拉克模型中提取的 DJ 只是一个估计值;仅当随机抖动的标准偏差远小于抖动直方图的两个峰值间隔之间的距离时,才应应用它。

表 1.DJ 比较*

测量方法 DJ (psP-P)
功率谱 11.2
SSB 相位杂散 10.3
相分解 10.5
实时范围 9.4
采样范围
(参考触发)
9.2
采样范围
(自触发)
9.5

*80mVP-P,电源上的100kHz正弦信号。

结论

对于示例中使用的相对较大的干扰,结果具有很好的相关性。但是,当干扰水平相对于随机抖动下降时,时域方法变得不那么精确。此外,如果时钟信号被幅度调制破坏,则使用功率谱分析仪的测量将变得不可靠。因此,在所介绍的所有方法中,使用相位噪声分析仪测量相位杂散功率是表征时钟发生器PSNR的最准确、最方便的方法。相同的方法可以扩展为评估由相位噪声频谱上出现的其他杂散产物引起的DJ方面。

审核编辑:郭婷

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电源
    +关注

    关注

    185

    文章

    18217

    浏览量

    254604
  • asic
    +关注

    关注

    34

    文章

    1242

    浏览量

    121855
  • pll
    pll
    +关注

    关注

    6

    文章

    880

    浏览量

    135984
  • 时钟发生器
    +关注

    关注

    1

    文章

    222

    浏览量

    68741
收藏 人收藏
    相关推荐
    热点推荐

    超低抖动时钟发生器与串行链路系统性能的优化

    噪声抑制和出色的电源抑制比 (PSRR) 来帮助改进无错数据传输。图2显示的是使用LMK03328时对PSRR和TX眼图性能的改进,其原因就在于LMK03328集成了一个LDO。图2:
    发表于 09-05 16:07

    用于评估AD9576时钟倍频异步时钟发生器评估板AD9576/PCBZ

    AD9576 / PCBZ,AD9576评估板提供多输出时钟发生器功能,包括两个专用锁相环(PLL)内核,具有灵活的频率转换功能,经过优化,可作为整个系统的强大异步时钟源,提供扩展功能
    发表于 02-25 09:40

    用于评估AD9525 3.6 GHz时钟发生器评估板AD9525/PCBZ

    AD9525 / PCBZ,用于AD9525时钟发生器评估板。 AD9525旨在支持长期演进(LTE)和多载波GSM基站设计的转换时钟要求。 AD9525提供低功耗,多输出,
    发表于 02-25 08:38

    抖动高精度时钟发生器MAX3625B相关资料分享

    概述:MAX3625B是MAXIM公司生产的一款提供三路输出的抖动,高精度时钟发生器。该MAX3625B是为网络应用而优化的抖动,高精度
    发表于 05-18 07:39

    MAX3625B中文资料,pdf,抖动、精密时钟发生器

    MAX3625B是一款抖动、精密时钟发生器,优化用于网络设备。器件内置晶体振荡和锁相环(PLL)时钟
    发表于 03-01 08:54 126次下载

    MAX3625A 抖动、精密时钟发生器,提供三路输出(应用

    MAX3625A 抖动、精密时钟发生器,提供三路输出
    发表于 08-13 13:01 1027次阅读
    MAX3625A <b class='flag-5'>低</b><b class='flag-5'>抖动</b>、精密<b class='flag-5'>时钟发生器</b>,提供三路输出(应用

    评估抖动PLL时钟发生器电源噪声抑制性能

    评估抖动PLL时钟发生器电源噪声
    发表于 09-18 08:46 1663次阅读
    <b class='flag-5'>评估</b><b class='flag-5'>低</b><b class='flag-5'>抖动</b><b class='flag-5'>PLL</b><b class='flag-5'>时钟发生器</b>的<b class='flag-5'>电源</b><b class='flag-5'>噪声</b><b class='flag-5'>抑制</b>性能

    MAX3624 抖动、精密时钟发生器,提供四路输出

    MAX3624 抖动、精密时钟发生器,提供四路输出 概述 MAX3624是一款抖动精密
    发表于 09-18 08:56 824次阅读
    MAX3624 <b class='flag-5'>低</b><b class='flag-5'>抖动</b>、精密<b class='flag-5'>时钟发生器</b>,提供四路输出

    MAX3625B 抖动仅为0.36ps的PLL时钟发生器

    MAX3625B 抖动仅为0.36ps的PLL时钟发生器 概述 MAX3625B是一款抖动、精密
    发表于 03-01 08:56 1492次阅读
    MAX3625B <b class='flag-5'>抖动</b>仅为0.36ps的<b class='flag-5'>PLL</b><b class='flag-5'>时钟发生器</b>

    AD9525: 8路LVPECL输出抖动时钟发生器

    AD9525: 8路LVPECL输出抖动时钟发生器
    发表于 03-21 15:00 0次下载
    AD9525: 8路LVPECL输出<b class='flag-5'>低</b><b class='flag-5'>抖动</b><b class='flag-5'>时钟发生器</b>

    AD9540:655 MHz抖动时钟发生器数据表

    AD9540:655 MHz抖动时钟发生器数据表
    发表于 03-22 19:57 0次下载
    AD9540:655 MHz<b class='flag-5'>低</b><b class='flag-5'>抖动</b><b class='flag-5'>时钟发生器</b>数据表

    评估抖动 PLL 时钟发生器电源噪声抑制

    发表于 11-18 23:45 0次下载
    <b class='flag-5'>评估</b><b class='flag-5'>低</b><b class='flag-5'>抖动</b> <b class='flag-5'>PLL</b> <b class='flag-5'>时钟发生器</b>的<b class='flag-5'>电源</b><b class='flag-5'>噪声</b><b class='flag-5'>抑制</b>

    评估抖动PLL时钟发生器电源噪声抑制

    本文讨论电源噪声干扰对基于PLL时钟发生器的影响,并介绍几种用于评估由此产生的确定性抖动(DJ
    的头像 发表于 04-11 11:06 1877次阅读
    <b class='flag-5'>评估</b><b class='flag-5'>低</b><b class='flag-5'>抖动</b><b class='flag-5'>PLL</b><b class='flag-5'>时钟发生器</b>的<b class='flag-5'>电源</b><b class='flag-5'>噪声</b><b class='flag-5'>抑制</b>

    时钟发生器由哪些部分组成?锁相环pll的特点是什么?

    时钟发生器由哪些部分组成?锁相环pll的特点是什么?如何用硬件配置pll  时钟发生器是指通过特定的电路设计产生适合各种电子设备使用的时钟
    的头像 发表于 10-13 17:39 1666次阅读

    LMK03318超低噪声抖动时钟发生器系列数据表

    电子发烧友网站提供《LMK03318超低噪声抖动时钟发生器系列数据表.pdf》资料免费下载
    发表于 08-21 09:53 0次下载
    LMK03318超低<b class='flag-5'>噪声</b><b class='flag-5'>抖动</b><b class='flag-5'>时钟发生器</b>系列数据表

    搭建树莓派网络监控系统:顶级工具与技术终极指南!

    树莓派网络监控系统是一种经济高效且功能多样的解决方案,可用于监控网络性能、流量及整体运行状况。借助树莓派,我们可以搭建一个网络监控系统,实时洞察网络活动,从而帮助识别问题、优化性能并确保网络安全。安装树莓派网络监控系统有诸多益处。树莓派具备以太网接口,还内置了Wi-Fi功能,拥有足够的计算能力和内存,能够在Linux或Windows系统上运行。因此,那些为L

    上海晶珩电子科技有限公司
    11小时前
    255

    STM32驱动SD NAND(贴片式SD卡)全测试:GSR手环生物数据存储的擦写寿命与速度实测

    在智能皮电手环及数据存储技术不断迭代的当下,主控 MCU STM32H750 与存储 SD NAND MKDV4GIL-AST 的强强联合,正引领行业进入全新发展阶段。二者凭借低功耗、高速读写与卓越稳定性的深度融合,以及高容量低成本的突出优势,成为大规模生产场景下极具竞争力的数据存储解决方案。

    MK米客方德
    12小时前
    277

    芯对话 | CBM16AD125Q这款ADC如何让我的性能翻倍?

    综述在当今数字化时代,模数转换器(ADC)作为连接模拟世界与数字系统的关键桥梁,其技术发展对众多行业有着深远影响。从通信领域追求更高的数据传输速率与质量,到医疗影像领域渴望更精准的疾病诊断,再到工业控制领域需要适应复杂恶劣环境的稳定信号处理,ADC的性能提升成为推动这些行业进步的重要因素。行业现状分析在通信行业,5G乃至未来6G的发展,对基站信号处理提出了极

    芯佰微电子
    14小时前
    199

    史上最全面解析:开关电源各功能电路

    01开关电源的电路组成开关电源的主要电路是由输入电磁干扰滤波器(EMI)、整流滤波电路、功率变换电路、PWM控制器电路、输出整流滤波电路组成。辅助电路有输入过欠压保护电路、输出过欠压保护电路、输出过流保护电路、输出短路保护电路等。开关电源的电路组成方框图如下:02输入电路的原理及常见电路1AC输入整流滤波电路原理①防雷电路:当有雷击,产生高压经电网导入电源时

    张飞实战电子官方
    1天前
    311

    有几种电平转换电路,适用于不同的场景

    一.起因一般在消费电路的元器件之间,不同的器件IO的电压是不同的,常规的有5V,3.3V,1.8V等。当器件的IO电压一样的时候,比如都是5V,都是3.3V,那么其之间可以直接通讯,比如拉中断,I2Cdata/clk脚双方直接通讯等。当器件的IO电压不一样的时候,就需要进行电平转换,不然无法实现高低电平的变化。二.电平转换电路常见的有几种电平转换电路,适用于

    张飞实战电子官方
    2天前
    318

    瑞萨RA8系列教程 | 基于 RASC 生成 Keil 工程

    对于不习惯用 e2 studio 进行开发的同学,可以借助 RASC 生成 Keil 工程,然后在 Keil 环境下愉快的完成开发任务。

    RA生态工作室
    05-01 10:00
    584

    共赴之约 | 第二十七届中国北京国际科技产业博览会圆满落幕

    作为第二十七届北京科博会的参展方,芯佰微有幸与800余家全球科技同仁共赴「科技引领创享未来」之约!文章来源:北京贸促5月11日下午,第二十七届中国北京国际科技产业博览会圆满落幕。本届北京科博会主题为“科技引领创享未来”,由北京市人民政府主办,北京市贸促会,北京市科委、中关村管委会,北京市经济和信息化局,北京市知识产权局和北辰集团共同承办。5万平方米的展览云集

    芯佰微电子
    2天前
    832

    道生物联与巍泰技术联合发布 RTK 无线定位系统:TurMass™ 技术与厘米级高精度定位的深度融合

    道生物联与巍泰技术联合推出全新一代 RTK 无线定位系统——WTS-100(V3.0 RTK)。该系统以巍泰技术自主研发的 RTK(实时动态载波相位差分)高精度定位技术为核心,深度融合道生物联国产新兴窄带高并发 TurMass™ 无线通信技术,为室外大规模定位场景提供厘米级高精度、广覆盖、高并发、低功耗、低成本的一站式解决方案,助力行业智能化升级。

    道生物联
    2天前
    645

    智能家居中的清凉“智”选,310V无刷吊扇驱动方案--其利天下

    炎炎夏日,如何营造出清凉、舒适且节能的室内环境成为了大众关注的焦点。吊扇作为一种经典的家用电器,以其大风量、长寿命、低能耗等优势,依然是众多家庭的首选。而随着智能控制技术与无刷电机技术的不断进步,吊扇正朝着智能化、高效化、低噪化的方向发展。那么接下来小编将结合目前市面上的指标,详细为大家讲解其利天下有限公司推出的无刷吊扇驱动方案。▲其利天下无刷吊扇驱动方案一

    其利天下技术
    05-10 16:29
    1.5k

    电源入口处防反接电路-汽车电子硬件电路设计

    一、为什么要设计防反接电路电源入口处接线及线束制作一般人为操作,有正极和负极接反的可能性,可能会损坏电源和负载电路;汽车电子产品电性能测试标准ISO16750-2的4.7节包含了电压极性反接测试,汽车电子产品须通过该项测试。二、防反接电路设计1.基础版:二极管串联二极管是最简单的防反接电路,因为电源有电源路径(即正极)和返回路径(即负极,GND),那么用二极

    张飞实战电子官方
    05-09 19:34
    1k

    半导体芯片需要做哪些测试

    首先我们需要了解芯片制造环节做⼀款芯片最基本的环节是设计->流片->封装->测试,芯片成本构成⼀般为人力成本20%,流片40%,封装35%,测试5%(对于先进工艺,流片成本可能超过60%)。测试其实是芯片各个环节中最“便宜”的一步,在这个每家公司都喊着“CostDown”的激烈市场中,人力成本逐年攀升,晶圆厂和封装厂都在乙方市场中“叱咤风云”,唯独只有测试显

    汉通达
    05-09 10:02
    950

    解决方案 | 芯佰微赋能示波器:高速ADC、USB控制器和RS232芯片——高性能示波器的秘密武器!

    示波器解决方案总述:示波器是电子技术领域中不可或缺的精密测量仪器,通过直观的波形显示,将电信号随时间的变化转化为可视化图形,使复杂的电子现象变得清晰易懂。无论是在科研探索、工业检测还是通信领域,示波器都发挥着不可替代的作用,帮助工程师和技术人员深入剖析电信号的细节,精准定位问题所在,为创新与发展提供坚实的技术支撑。一、技术瓶颈亟待突破性能指标受限:受模拟前端

    芯佰微电子
    05-09 10:36
    1.6k

    硬件设计基础----运算放大器

    1什么是运算放大器运算放大器(运放)用于调节和放大模拟信号,运放是一个内含多级放大电路的集成器件,如图所示:左图为同相位,Vn端接地或稳定的电平,Vp端电平上升,则输出端Vo电平上升,Vp端电平下降,则输出端Vo电平下降;右图为反相位,Vp端接地或稳定的电平,Vn端电平上升,则输出端Vo电平下降,Vn端电平下降,则输出端Vo电平上升2运算放大器的性质理想运算

    张飞实战电子官方
    05-08 19:34
    669

    ElfBoard技术贴|如何调整eMMC存储分区

    ELF 2开发板基于瑞芯微RK3588高性能处理器设计,拥有四核ARM Cortex-A76与四核ARM Cortex-A55的CPU架构,主频高达2.4GHz,内置6TOPS算力的NPU,这一设计让它能够轻松驾驭多种深度学习框架,高效处理各类复杂的AI任务。

    ElfBoard
    05-08 15:01
    1.2k

    米尔基于MYD-YG2LX系统启动时间优化应用笔记

    1.概述MYD-YG2LX采用瑞萨RZ/G2L作为核心处理器,该处理器搭载双核Cortex-A55@1.2GHz+Cortex-M33@200MHz处理器,其内部集成高性能3D加速引擎Mail-G31GPU(500MHz)和视频处理单元(支持H.264硬件编解码),16位的DDR4-1600/DDR3L-1333内存控制器、千兆以太网控制器、USB、CAN、

    米尔电子
    05-08 08:07
    429