74ls160数字钟仿真电路(三)
振荡器
本系统的振荡器采用由555定时器与RC组成的多谐振荡器来实现,如图2所示即为产生1kHz时钟信号的电路图。此多谐振荡器虽然产生的脉冲误差较大,但设计方案快捷、易于实现、受电源电压和温度变化的影响很小[4]。
分频器
由于振荡器产生的频率高,要得到标准的秒信号,就需要对所得到的信号进行分频。在此电路中,分频器的功能主要有两个:1)产生标准脉冲信号;2)提供电路工作需要的信号,比如扩展电路需要的信号。通常实现分频器的电路是计数器电路,选择74LS160十进制计数器来完成上述功能[5]。如图3所示,555定时器产生1kHz的信号,经过3次1/10分频后得到1Hz的脉冲信号,为秒个位提供标准秒脉冲信号。
时间计数器
计数器是一种计算输入脉冲的时序逻辑网络,被计数的输入信号就是时序网络的时钟脉冲,它不仅可以计数而且还可以用来完成其它特定的逻辑功能,如测量、定时控制、数字运算等等。
本部分的设计仍采用74LS160作为时间计数器来实现时间计数单元的计数功能。时间计数器由秒个位和秒十位计数器、分个位和分十位计数器、时个位和时十位计数器构成。数字钟的计数电路的设计可以用反馈清零法,当计数器正常计数时反馈门不起作用,只有当进位脉冲到来时,反馈信号将计数电路清零,实现相应模的循环计数。
分(秒)计数器
分(秒)计数器均为60进制计数,如图4所示。它们的个位用十进制计数器74LS160构成,无需进制转换,信号输入端CLK与1Hz秒信号相连,进位输出作为十位的计数输入信号。十位采用反馈清零法将十进制计数器74LS160变成六进制计数器,因为清零端为低电平有效、所以将QB、QC与非后连接到清零端,即计数器的输出状态为“0110”时QB、QC输出高电平与非后为低电平实现有效清零并对下一级进位。两级电路组成一位60进制计数器,其计数规律为00→01→…→58→59→00.当秒计数满60后向分个位提供一个进位信号,同理当分计数满60后向时个位提供一个进位信号。
时计数器
时计数器为24进制计数,其计数规律是00→01→…→23→00,即当数字运行到23时59分59秒时,在下一个秒脉冲的作用下,数字钟显示00时00分00秒。计数器的计数状态转换表如表1所示。
由表可知,计数器的状态要发生两次跳跃:一是计数到9,即个位计数器的状态为1001后,在下一计数脉冲的作用下向十位计数器进位;二是计数到23后,在下一个计数脉冲的作用下,整个计数器归零。
用两片74LS160可实现24进制计数器的设计,如图5所示。把时个位的QC与时十位的QB与非后送入到时个位和时十位的计数清零端,当时十位计数器的状态为“0010”时个位计数器的状态“0100”时,时个位的QC与时十位的QB输出高电平,它们与非后为低电平分别对时个位和十位进行清零。
校时电路
校时是数字钟应具备的基本功能,当数字钟接通电源或者计时出现错误时都需要对时间进行校正。一般数字钟都具有时、分、秒等校正功能。为使电路简单,这里只进行分和时的校正。校正电路的要求在校正时位时不影响分和秒的正常计数,在校正分位时不影响秒和时的正常计数。校正电路的方式有快校正和慢校正两种。由于快校正电路复杂,成本高,而慢校正更经济一些,所以设计采用慢校正对时钟进行校正,如图6所示。慢校正是用手动产生单脉冲做校正脉冲。电路由74LS08及电阻、电容、开关等组成,其中J为校分开关,H为校时开关。
显示部分
显示部分采用74LS48来进行译码,用于驱动LED-7段共阴极数码管。由74LS48和LED-7段共阴极数码管组成数码显示电路,如图7所示。
译码驱动电路是将“秒”、“分”、“时”计数器输出的8421BCD码进行编译,转换为数码管需要的逻辑状态,驱动LED-7段数码管显示,并且为保证数码管正常工作提供足够的工作电流。若将秒、分、时计数器的每位输出分别与相应七段译码器的输出端连接,在脉冲的作用下,便可进行不同的数字显示。由于使用的译码器74LS48输出端高电平有效,所以选择共阴极的数码管来与之搭配。
评论
查看更多