您好,欢迎来电子发烧友网! ,新用户?[免费注册]

您的位置:电子发烧友网 > 电子技术应用 > 嵌入式技术 > FPGA/ASIC技术 >

基于FPGA IP核的线性调频信号脉冲压缩(3)

2011年06月29日 10:40 现代电子技术 作者:张 旭,李 巍 用户评论(0
2.3 工程软件仿真

  

 

  利用ModelSim仿真软件首先对程序代码进行时序功能仿真,完成逻辑的综合与实现之后再进行布局布线后仿真,此时的仿真已基本接近真实情况。综合后的仿真情况如图7所示,仿真结果表明软件运行正常,可实现线性调频信号的脉冲压缩。

  2.4 测试数据分析

  完成程序编制及仿真之后,把软件加载至FPGA中进行全面测试。通过Chipscope软件可以采集到A/D之后的I/Q线性调频基带信号数据以及经过FPGA处理后的脉压数据,把A/D后采集到的数据放在Matlab中进行理想的脉冲压缩,与实际FPGA的脉压结果进行对比。从图8中可以看出,两种处理的结果是一致的,主副瓣比大约都在35 dB左右,主瓣宽度也基本相同。如图8所示。

  

 

  脉冲压缩系统软、硬件调试完毕之后,通过板上的D/A输出可以直接监测脉冲压缩后的I/Q信号波形,如图9所示。

  

 

  3 结语

  本文主要介绍了一种利用FPGA IP核设计线性调频信号脉冲压缩的方法,通过各种仿真与实际测试表明脉冲压缩结果正确。这种基于IP核的模块化设计方法非常灵活,参数的设置和修改方便,大大缩减了设计的开发周期。需要注意的是,虽然IP核的内部结构和实现功能已经固定,但设计时也要结合算法原理和IP核的自身特点综合考虑,对参数进行合理设置,以便获得硬件资源和运算速度的最优化。

非常好我支持^.^

(0) 0%

不好我反对

(0) 0%

( 发表人:叶子 )

      发表评论

      用户评论
      评价:好评中评差评

      发表评论,获取积分! 请遵守相关规定!