0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

路科验证

文章:102 被阅读:23.8w 粉丝数:15 关注数:0 点赞数:3

广告

5nm 112Gbps最新一代SerDes IP时钟设计详解

112Gbps SerDes设计将根据应用情况在各种配置中被采用。下图展示了长距离(LR)、中距离(....
的头像 路科验证 发表于 07-27 15:05 1593次阅读

寄存器的基本知识

几乎我们设计的每个模块都会有寄存器,而它们的寄存器或多或少能被CPU访问到。但CPU的接口通常只有一....
的头像 路科验证 发表于 07-26 13:52 10430次阅读

CCIX规范的简单介绍

对于芯片互联网络,有两个指标是至关重要的:带宽和延时。CCIX 采用两种机制来提高性能、降低延时。第....
的头像 路科验证 发表于 07-21 14:35 1399次阅读

卫星导航系统的发展已经到达了一个新的高度

我国具有自主知识产权的GNSS系统-北斗系统,在功能融合、特色服务方面,进行了一系列开创性探索,拓宽....
的头像 路科验证 发表于 07-14 14:56 1484次阅读

芯片验证过程中遇到的仿真器挂死的情形

当仿真时间不能往前推进,但是delta cycle无限增加的情形下。可以在仿真开始时,使用如下tcl....
的头像 路科验证 发表于 06-02 14:39 4245次阅读

如何从命令行获取和解析参数

这是一篇技术干货快文,能够快速阅读完。文章内容是关于如何从命令行获取和解析参数,包括SystemVe....
的头像 路科验证 发表于 05-30 14:05 3054次阅读

vcs学习笔记(常用选项/仿真流程/代码覆盖率/综合后仿真/图一乐技巧)

VCS是编译型verilog仿真器,VCS先将verilog/systemverilog文件转化为C....
的头像 路科验证 发表于 05-23 16:04 9960次阅读

盘点UVM针对不同机制提供给用户的调试功能

+UVM_OBJECTION_TRACE:打开Objection相关活动的追踪功能,可以清晰地呈现出....
的头像 路科验证 发表于 05-19 14:17 1316次阅读

详解RTL设计中多时钟域的处理方法

数字IC系统逻辑设计这部分主要介绍两个方面,一个是RTL的设计基础;另一方面是verilog基本语法....
的头像 路科验证 发表于 05-17 13:52 1945次阅读

使用VCS两种仿真flow的基本步骤

VCS是一个高性能、高容量的编译代码仿真器,它将高级抽象的验证技术集成到一个开放的本地平台中。它能够....
的头像 路科验证 发表于 05-07 14:20 4965次阅读

CPU出现损坏的情况,多数都是外界原因

CP测试的目的就是在封装前就把坏的芯片筛选出来,以节省封装的成本。同时可以更直接的知道Wafer 的....
的头像 路科验证 发表于 05-06 15:26 8797次阅读

关于PCIe 6.0,你需要知道的!

在处理器面世的头些年,整个计算领域的各个方面都在高速发展。但进入到上世纪80年代后,随着处理器的速度....
的头像 路科验证 发表于 04-17 10:04 5434次阅读