0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

ZYNQ

文章:52 被阅读:12.9w 粉丝数:6 关注数:0 点赞数:0

广告

什么是IPSec?IPSEC协议簇安全框架介绍

IPSec(Internet Protocol Security):是一组基于网络层的,应用密码学的....
的头像 ZYNQ 发表于 04-12 10:05 3306次阅读

LVDS高速ADC接口, xilinx FPGA实现

使用的AD芯片是ADI的AD9653,125M16bit高精度高速ADC,用到的采样速率是80M。其....
的头像 ZYNQ 发表于 04-03 10:28 5516次阅读

在FPGA上实现一个模块,求32个输入中的最大值和次大值

从算法本身来看,找最大值和次大值的过程很简单;通过两次遍历:第一次求最大值,第二次求次大值; 算法复....
的头像 ZYNQ 发表于 03-31 11:18 1042次阅读

基于XILINX FPGA的硬件设计总结之PCIE硬件设计避坑

一个GT Quad由四个GT车道组成。为PCIe IP选择GT Quads时,Xilinx建议您在最....
的头像 ZYNQ 发表于 03-30 09:41 3994次阅读

Verilog HDL锁存器实现

input C,S, //Set Q to 1, Clear Q to 0
的头像 ZYNQ 发表于 03-06 15:46 1274次阅读

FPGA编程语言——verilog语法详解

一个复杂电路系统的完整Verilog HDL模型是由若干个Verilog HDL模块构成的,每一个模....
的头像 ZYNQ 发表于 02-02 10:03 10264次阅读

关于达摩院《2023十大科技趋势》的详细解读

Chiplet 是硅片级别的“解构 - 重构 - 复用”,它把传统的 SoC 分解为多个芯 粒模块,....
的头像 ZYNQ 发表于 01-13 09:18 925次阅读

通过Verilog实现对一个频率的任意占空比的任意分频

在verilog程序设计中,我们往往要对一个频率进行任意分频,而且占空比也有一定的要求这样的话,对于....
的头像 ZYNQ 发表于 01-05 09:33 2514次阅读

华为天才少年稚晖君确认离职 或开启机器人创业

有传言称华为天才少年“稚晖君”离职,而且在华为内部心声社区,稚晖君工号已无法搜到,12月27日,其本....
的头像 ZYNQ 发表于 12-27 16:07 1587次阅读

代码编写中verilog的设计规范

在testbench中避免使用绝对的时间,如#20,#15或#(CYC+15)等,应该在文件前面使用....
的头像 ZYNQ 发表于 11-25 09:26 1221次阅读

verilog语言编写规范

本规范的目的是提高书写代码的可读性 可修改性 可重用性 优化代码综合和仿真的结 果 指导设计工程师使....
的头像 ZYNQ 发表于 11-23 17:28 1170次阅读

FPGA设计的经验技巧和基本知识

反之,如果一个设计的时序要求很高,普通方法达不到设计频率,那么可以通过数据流串并转换,并行复制多个操....
的头像 ZYNQ 发表于 11-17 10:38 898次阅读

2022年国内外芯片发展情况及差距分析

芯片行业的设计领域,指的是规格制定、架构设计到tape-out的所有流程。 tape out,指提交....
的头像 ZYNQ 发表于 11-15 09:51 14780次阅读

AMD ZEN 4架构的前端内存子系统及AVX-512的深度解读

迁移到新的制程节点涉及工作量和风险。英特尔通过众所周知的“Tick-Tock”策略降低了这种风险。每....
的头像 ZYNQ 发表于 11-14 09:26 3065次阅读

Verilog常用基础语法全梳理

主要有三种最基本的功能定义方法,分别是always,assign,initial。一个module里....
的头像 ZYNQ 发表于 11-10 10:05 4314次阅读

ZYNQ的时钟管理系统和配置方法

PS_CLK:系统晶振的时钟,这个是PS端的的时钟来源,经过一个叫PLL的锁相环功能部件,输出到AR....
的头像 ZYNQ 发表于 11-01 09:18 8374次阅读

时钟设计技巧

时钟信号在很大程度上决定了整个设计的性能和可靠性,尽量避免使用FPGA内部逻辑产生的时钟,因为它很容....
的头像 ZYNQ 发表于 10-26 09:04 1181次阅读

Zynq在非JTAG模式下的启动配置流程

在无 JTAG 的模式下,Zynq 是通过片上CPU完成对芯片的配置,也就是PS和PL的配置是通过 ....
的头像 ZYNQ 发表于 10-19 09:11 1309次阅读

怎样去配置ZYNQ空间的详细地址呢

然后从FFFC_0000开始的256KB中分配给OCM(OCM分配方式有两种,后面会说到)。
的头像 ZYNQ 发表于 10-18 15:22 2800次阅读

zynq 7000系列三个命令的简单介绍

目前我在我的zynq 开发版上测试,成功将根文件系统扩容到336M,至于为什么只能扩容到336M,暂....
的头像 ZYNQ 发表于 10-17 09:19 1572次阅读

使用软件及开发板版本遇到的问题

这里是vitis 2017版和2020版本的一个不同。2017版本是直接从vivado的 File-....
的头像 ZYNQ 发表于 10-11 09:13 3131次阅读

基于vivado2017版本开发软件的问题记录

‘could not find ARM’ 是JTAG的问题,一般Vivado自动下载驱动,若有需要安....
的头像 ZYNQ 发表于 10-11 09:08 3084次阅读